没有合适的资源?快使用搜索试试~
我知道了~
文库首页
开发技术
硬件开发
基于FPGA的基带编码器设计
基于FPGA的基带编码器设计
FPGA
需积分: 4
1 下载量
69 浏览量
2012-03-03
17:14:28
上传
评论
收藏
208KB
PDF
举报
温馨提示
立即下载
基于FPGA的基带编码器设计
资源推荐
资源评论
基于FPGA超高频RFID读写器基带编解码的研究与改进* (2013年)
浏览:33
依据ISO/IECl8000-6协议规定,研究了基于FPGA基带编解码方法,提出一种抗干扰性强的新方法,该方法基于ISO/IECl8000-6中Type B协议,对前向链路中的曼彻斯特编码和反向链路中的FM0解码进行改进,在 ISE中进行综合、仿真得出了正确结果;最后通过在ISE的测试代码中添加随机干扰激励信号验证此基带编解码方法抗干扰强的特性.
基于FPGA的高清视频编解码系统控制模块设计
浏览:143
基于FPGA的高清视频编解码系统控制模块设计
高速AD9739使用
浏览:85
3星 · 编辑精心推荐
一篇关于高速DA芯片AD9739的经验贴,很有用,
AD公司部分产品中文手册
浏览:145
数字电位计,3线接口.实现自动控制的必知内容.
AD9739A:RF数模转换器
浏览:164
AD9739A是一款14位、2.5 GSPS高性能RF DAC,能够合成直流至3 GHz范围内的宽带信号。AD9739A与AD9739的引脚和功能均兼容,但不支持同步模式,且额定工作范围是1.6至2.5 GSPS。由于去除了同步电路,AD9739A上的一些不良干扰(即图像和分立时钟杂散)在上电循环之间保持固定不变,从而可进行系统校准。AD9739和AD9739A的交流线性度和噪声性能相同。
AD9739A中文数据手册
浏览:41
使用软件翻译的AD9739A中文数据手册,中英文双语,和原来的英文数据手册排版一致,其中会有个别词汇翻译有误,不影响理解。
基于FPGA的BCH编码器的设计.pdf
浏览:19
5星 · 资源好评率100%
基于FPGA的BCH编码器的设计.pdf
基于FPGA的RS编码器的设计与实现
浏览:171
RS编码是一种线性的块编码,其表示形式为RS(N,K)。当编码器接收到一个数据信息序列,该数据信息序列被分割成若干长度为K的信息块,并通过运算将每个数据信息块编码成长度为N的编码数据块。在RS码中的码元符号不是二进制而是多进制符号,其中2m进制使用更为广泛。
基于FPGA的基带信号发生器的设计.pdf
浏览:150
基于FPGA的基带信号发生器的设计.pdf
基于FPGA的硬盘编码器的设计.pdf
浏览:27
基于FPGA的硬盘编码器的设计.pdf
基于FPGA的RS编码器
浏览:171
4星 · 用户满意度95%
FPGA进行RS编码,其设计的关键是伽罗华域乘法器,内附WORD说明
基于FPGA的曼彻斯特编码器的设计
浏览:139
对FPGA和曼彻斯特编码相关原理进行概述,尤其是航空数据总线MIL-STD-1553B。其次是对其系统组成的介绍,本次设计主要包括两大部分,并串转换器、曼彻斯特编码器。最后着重讲述该系统在quartusⅡ 软件下的运行和仿真
基于FPGA的新型绝对式编码器
浏览:89
介绍了一种基于FPGA的新型绝对式编码器。利用FPGA和硬件描述语言,采用自顶向下的设计方法,实现了辨向模块、串/并转换模块、查表译码模块以及NiosⅡ软核CPU等功能模块的设计,以及绝对位置的准确测量。该编码器具有结构紧凑、集成度高的优点,以适应工程上对绝对式编码器小型化的要求。
基于FPGA的LDPC编码器设计.pdf
浏览:180
基于FPGA的LDPC编码器设计.pdf
基于FPGA的Huffman编码器的设计.pdf
浏览:41
4星 · 用户满意度95%
基于FPGA的Huffman编码器的设计.pdf
基于FPGA的IRIG-B码编码器的设计
浏览:84
4星 · 用户满意度95%
文章介绍了使用一片EPM7812复杂可编程逻辑阵列芯片(CPLD),来实现对IRIG-B码的解码、周期信号输出、实时时间显示以及串行异步通信。在一个芯片的基础上,可以实现以往 一个机箱的主要功能。与传统的方法相比,具有性能好、体积小、成本低,维修更换方便的优点。
基于FPGA的IRIG-B编码器的设计
浏览:164
我国靶场测量、工业控制、电力系统测量与保护、计算、通信、气象等测试设备均采用国际标准IRIG-B格式的时间码(简称B码)作为时间同步标准。B码是一种串行的时间格式,分为直流码(DC码)和交流码(AC码)两种,其格式和码元定时在文献[1]中有详细描述。本文介绍一种基于FPGA并执行IRIG-B标准的AC/DC编码技术,与基于MCU或者DSP和数字逻辑电路实现的编码方法相比,该技术可以大大降低系统的设
基于FPGA的光电编码器接口设计
浏览:38
5星 · 资源好评率100%
基于减小导弹舵机系统的体积的目的,采用一个控制器控制四个舵机,舵机控制器以DSP+FPGA为核心架构,控制器中的编码器接口通过FPGA来实现。根据增量式光电码盘进行位置检测的原理,本文采用Verilog语言,提出了一种基于FPGA的实现增量式光电编码器接口的设计方案。通过实验证明,该接口具有数字滤波、方向鉴别、双向计数、复位等功能,能够与DSP等多种CPU相连。
基于FPGA的HDB3码的编码器
浏览:83
摘 要 HDB3码是基带传输码型之一,因为它具有无直流分量、低频分量少、连0数不超过3个这些特点,所以有利于信号的恢复和检验,所以HDB3码被广泛应用到井下电缆遥传系统以及高速长距离书记通信中等。FPGA具有成本低、可靠性高、开发周期短、可重复编程等特点。利用EDA技术,可对其实现硬件设计软件化,加速了数字系统设计的效率,降低了设计成本。本文先对HDB3码,FPGA器件和EDA技术的发展背景进行
基于FPGA的绝对式编码器通信接口设计
浏览:26
0引言光电码盘是一种基本的位置、速度检测反馈单元,非常广泛地应用于变频器、直流伺服、交流伺服等系统的闭环控制中。为了减小体积,绝对式编码器一般采用串行通信方式输出绝对编码,针对伺服电机控制等高端场合,为了满足快速的电流环、速度环、位置环的控制需要,编码输出的速度又应该非常快,这些不利因素都对绝对式编码的接收增加了难度。绝对式编码器厂家大多为其编码器配套了接收芯片,实现串行编码到并行编码的转换,便于
基于FPGA的8线-3线优先编码器
浏览:64
采用VHDL语言编写的,基于FPGA平台的简单的8-3优先编码器完整程序,已编译通过,结果正确。
基于SoPC的JPEG2000编码器设计
浏览:28
基于SoPC的JPEG2000编码器设计基于SoPC的JPEG2000编码器设计
串口助手工具合集.zip
浏览:138
5星 · 资源好评率100%
收集整理常用的一些串口工具,比如串口波形显示,modbus协议调试,串口多条发送等各种功能软件。
OLED显示温度和时间-STM32F103C8T6(完整程序工程+原理图+相关资料).zip
浏览:127
5星 · 资源好评率100%
OLED 屏幕显示时间,温度。时间可以校准,屏幕通过取模,可以显示汉字。
pn532模拟资料包.zip
浏览:78
5星 · 资源好评率100%
使用pn532实现。手环模拟加密门禁卡的一些必需软件,包括M1T-v1.6.6、M1T-v1.6.6、驱动等。
Vivado license 永久
浏览:2
4星 · 用户满意度95%
2018.3测试可用,各种IP超级齐全,测试了srio可用,Jesd等IP均显示正常,理论上所有版本应该都支持,大家下来看看。
STM32全系列 Keil MDK pack包(当前最新离线包)
浏览:142
5星 · 资源好评率100%
STM32全系列 Keil MDK pack离线包 注:由于上传大小限制,除了F0和F1的包,其他的提供链接通过百度云下载。 包括以下包,当前最新版本(20200115) Keil.STM32F0xx_DFP.2.0.0.pack Keil.STM32F1xx_DFP.2.3.0.pack Keil.STM32F2xx_DFP.2.9.0.pack Keil.STM32F3xx_DFP
评论
收藏
内容反馈
立即下载
资源评论
资源反馈
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~
联系上传者
评论
yonggandeixin_sj
粉丝: 0
资源:
1
私信
上传资源 快速赚钱
我的内容管理
展开
我的资源
快来上传第一个资源
我的收益
登录查看自己的收益
我的积分
登录查看自己的积分
我的C币
登录后查看C币余额
我的收藏
我的下载
下载帮助
前往需求广场,查看用户热搜
最新资源
CSDN博客接口基于Java调用的x-ca-signature签名算法研究.zip
基于HAL库, 对STM32一些功能的整合
015ssm-jsp-mysql文物管理系统.zip(可运行源码+数据库文件+文档)
vga_move_block(1).zip
软件测试常见面试题.pdf
014ssm-jsp-mysql网络视频播放器.zip(可运行源码+数据库文件+文档)
1_(11.10改)电气学院实验报告空白纸.doc
Python期末复习(2024上更) (2).docx
windows 注册表清理小工具,软件
各个省份经纬度数据汇总,小数点后5位
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功