没有合适的资源?快使用搜索试试~
我知道了~
文库首页
课程资源
嵌入式
基于FPGA的DDS正弦波
基于FPGA的DDS正弦波
共280个文件
cdb:79个
hdb:77个
tdf:37个
FPGA
需积分: 9
15 下载量
165 浏览量
2011-12-21
18:05:28
上传
评论
2
收藏
5.48MB
ZIP
举报
温馨提示
立即下载
基于可编程逻辑器件(FGPA)的DDS信号发生器。
资源详情
资源评论
收起资源包目录
基于FPGA的DDS正弦波
(280个子文件)
re_dds.bdf
24KB
re_dds.cmp.bpm
927B
re_dds.map.bpm
916B
choose_out20.bsf
3KB
hex2bin.bsf
3KB
combin.bsf
3KB
div250.bsf
2KB
counter16.bsf
2KB
rom.bsf
2KB
multi149.bsf
2KB
reg.bsf
2KB
adder.bsf
2KB
const250.bsf
2KB
ch20.bsf
2KB
re_dds.bsf
1KB
re_dds.cmp.cdb
509KB
re_dds.cmp_bb.cdb
156KB
re_dds.(35).cnf.cdb
106KB
re_dds.sgdiff.cdb
102KB
re_dds.(46).cnf.cdb
100KB
re_dds.map.cdb
86KB
re_dds.map_bb.cdb
86KB
re_dds.rtlv_sg.cdb
81KB
re_dds.pre_map.cdb
73KB
re_dds.fnsim.cdb
67KB
re_dds.(62).cnf.cdb
65KB
re_dds.(20).cnf.cdb
62KB
re_dds.(27).cnf.cdb
57KB
re_dds.(31).cnf.cdb
54KB
re_dds.(41).cnf.cdb
52KB
re_dds.(51).cnf.cdb
47KB
re_dds.(55).cnf.cdb
37KB
re_dds.(14).cnf.cdb
35KB
re_dds.rtlv_sg_swap.cdb
7KB
re_dds.(21).cnf.cdb
4KB
re_dds.(34).cnf.cdb
3KB
re_dds.(45).cnf.cdb
3KB
re_dds.(57).cnf.cdb
3KB
re_dds.(19).cnf.cdb
3KB
re_dds.(61).cnf.cdb
2KB
re_dds.(8).cnf.cdb
2KB
re_dds.(26).cnf.cdb
2KB
re_dds.(50).cnf.cdb
2KB
re_dds.(30).cnf.cdb
2KB
re_dds.(40).cnf.cdb
2KB
re_dds.(2).cnf.cdb
2KB
re_dds.(67).cnf.cdb
2KB
re_dds.(23).cnf.cdb
2KB
re_dds.(37).cnf.cdb
2KB
re_dds.(54).cnf.cdb
2KB
re_dds.(0).cnf.cdb
2KB
re_dds.(13).cnf.cdb
2KB
re_dds.(58).cnf.cdb
2KB
re_dds.(33).cnf.cdb
2KB
re_dds.(44).cnf.cdb
2KB
re_dds.(32).cnf.cdb
2KB
re_dds.(43).cnf.cdb
2KB
re_dds.(47).cnf.cdb
2KB
re_dds.(5).cnf.cdb
2KB
re_dds.(65).cnf.cdb
2KB
re_dds.(18).cnf.cdb
2KB
re_dds.(17).cnf.cdb
2KB
re_dds.(60).cnf.cdb
1KB
re_dds.(59).cnf.cdb
1KB
re_dds.(24).cnf.cdb
1KB
re_dds.(28).cnf.cdb
1KB
re_dds.(25).cnf.cdb
1KB
re_dds.(38).cnf.cdb
1KB
re_dds.(42).cnf.cdb
1KB
re_dds.(29).cnf.cdb
1KB
re_dds.(39).cnf.cdb
1KB
re_dds.(48).cnf.cdb
1KB
re_dds.(1).cnf.cdb
1KB
re_dds.(49).cnf.cdb
1KB
re_dds.(52).cnf.cdb
1KB
re_dds.(22).cnf.cdb
1KB
re_dds.(66).cnf.cdb
1KB
re_dds.(56).cnf.cdb
1KB
re_dds.(11).cnf.cdb
1KB
re_dds.(36).cnf.cdb
1KB
re_dds.(53).cnf.cdb
1KB
re_dds.(3).cnf.cdb
1KB
re_dds.(12).cnf.cdb
1KB
re_dds.(4).cnf.cdb
1KB
re_dds.(7).cnf.cdb
1KB
re_dds.(16).cnf.cdb
1008B
re_dds.(9).cnf.cdb
986B
re_dds.(6).cnf.cdb
847B
re_dds.(63).cnf.cdb
844B
re_dds.(10).cnf.cdb
786B
re_dds.(15).cnf.cdb
781B
re_dds.(64).cnf.cdb
532B
re_dds.signalprobe.cdb
285B
re_dds.eco.cdb
160B
re_dds.cdf
282B
rom.cmp
961B
counter16.cmp
945B
re_dds.sim.cvwf
2KB
re_dds.db_info
136B
re_dds.dbp
0B
共 280 条
1
2
3
评论
收藏
内容反馈
立即下载
评论0
去评论
最新资源
Win64OpenSSL-3-3-0.exe
课高分程设计-基于C++实现的民航飞行与地图简易管理系统-南京航空航天大学
航天器遥测数据故障检测系统python源码+文档说明+数据库(课程设计)
北京航空航天大学操作系统课设+ppt+实验报告
基于Vue+Echarts实现风力发电机中传感器的数据展示监控可视化系统+源代码+文档说明(高分课程设计)
基于单片机的风力发电机转速控制源码
基于C++实现的风力发电气动平衡监测系统+源代码+测量数据(高分课程设计)
毕业设计- 基于STM32F103C8T6 单片机,物联网技术的太阳能发电装置+源代码+文档说明+架构图+界面截图
基于 LSTM(长短期记忆)(即改进的循环神经网络)预测风力发电厂中风力涡轮机产生的功率+源代码+文档说明
基于stm32f103+空心杯电机+oled按键+运动算法
yong712
粉丝: 1
资源:
1
私信
上传资源 快速赚钱
前往需求广场,查看用户热搜
相关推荐
基于FPGA的DDS实现
1、 用Quartus II 13.0设计一个基本功能数字钟 2、 实现基本功能包括: (1)时、分、秒用数码管显示;小时用同步12/24进制;分秒计数器用同步60进制; (2)设置按键功能执行手动校时、校分、校秒。 (3)有暂停功能和复位功能。
fpga DDS实现正弦波,频率可调
用fpga完成DDS原理来实现正弦波,且频率可调,本人在自己的实验板测试成功
4星 · 用户满意度95%
基于FPGA的两种DDS实现
DDS(Direct Digital Freqiaency Synthesizers)广泛应用于雷达系统、数字通信、电子对抗、电子测量等民用军用设备中。它是随着半导体技术和数字技术的快速发展而发展起来的新型的频率合成技术,与传统的VCO+PLL的模拟方式产生所需频率相比,DDS技术具有频率分辨率高,相位噪声低,带宽较宽,频谱纯度好等优点。本文给读者介绍了基于FPGA的两种DDS实现方法。
FPGA实现DDS正弦波、方波、三角波发生器Verilog程序(已验证)
FPGA实现DDS正弦波、方波、三角波发生器Verilog程序(已经在Altera的CycloneIII的DE0板子上试验成功验证),所有代码均在此txt文档里面,只不过里面调用了三个rom查找表(地址宽度10bit,数据宽度10bit)只需要你自己加进去就行了(Quartus里面有这个模块)。我的板子验证时能跑到16M,系统时钟最好选高一点,我选的是150M,呵呵
5星 · 资源好评率100%
基于fpga的dds信号发生器
本设计要求DDS实现的性能指标为:当系统时钟频率为24MHz时,分辨率为1.43Hz,当相位增量寄存器为19位时,最高输出频率是749731Hz。(理论上完全可以达到,甚至更高,但是由于受到DA器件及运算放大器的影响,实际中的频率不可能达到)。
4星 · 用户满意度95%
FPGA实现DDS正弦波、方波、三角波发生器Verilog程序(已验证)Quartus工程文件
鉴于上次传的只有Verilog代码,怕对于像半年前的我一样的初学者仍然会遇到很大困难,现特把本人课程设计的整个Quartus工程文件一并上传,希望有用。用时只需用Quartus打开工程文件即可编译运行,频率可达16M没问题
5星 · 资源好评率100%
基于FPGA的DDS原理&设计和制作及源程序(原理附上代码讲的很全).rar
基于FPGA的DDS原理&设计和制作及源程序(原理附上代码讲的很全) 设计 , 源程序 , 制作
信号发生器设计与制作信号发生器设计与制作
信号发生器设计与制作 信号发生器设计与制作 信号发生器设计与制作
4星 · 用户满意度95%
数据结构实验信号发生器
数据结构实验信号发生器
[初学VHDL必看]FPGA实现DDS
经过我测试通过的,用VHDL编写DDS,模块鲜明,非常适合新手学习
4星 · 用户满意度95%
基于FPGA的DDS
分析了DDS的基本原理,给出了FPGA的实现方案。
DDS代码基于FPGA
基于FPGA的DDS信号发射器,里面有详细方案设计,采用ROM存储
基于FPGA的DDS信号源
DDS很不错的资源,使用verilog语言编写,程序简单易懂!!!!!非常适合初学者进行学习!!!!!
5星 · 资源好评率100%
基于FPGA的DDS设计
主要讨论了Verilog语言的基于DDS的波形发生器的设计。从设计要求入手,本文给出了DDS的详细设计过程,包括各个模块的设计思想,电路图,Verilog语言程序代码。其大致思想为通过频率控制字和相位控制字去控制正弦函数的ROM存储表的地址并对应着得到其幅度值,最终达到输出需要波形的目的
5星 · 资源好评率100%
基于FPGA的DDS波形发生器
一篇不错的论文,关于fpga的,很不错哦,也许会对你的学习会有帮助
基于FPGA的并行DDS
介绍一种提高直接数字合成器(DDS)系统时钟频率的并行处理方法。给出了一个基于现场可编程门阵列(FPGA)的具有400MHz系统时钟频率DDS电路的实现方法和实验测试结果。采用直接中频输出方式,输出频率范围250MHz~350MHz,频率分辨率6Hz,寄生信号抑制50dB。该DDS电路具有接口简单、使用灵活等优点,可用于雷达、电子战领域的宽带信号产生。
基于FPGA的DDS合成器
基于FPGA的DDS合成器,可以在spartan-3e开发板上运行
DDS.rar_DDS_DDS信号 正弦波_FPGA 正弦信号
基于FPGA的DDS信号发生器,可产生频率可调的正弦波
verilog-format的配置文件
verilog-format的配置文件
5星 · 资源好评率100%
完整版 ISO 26262 最新版(2018)1-12部分.rar
亲测好用,挺不错的资源,大家快来下载吧!挺有用的!需要的话可以来下载哦!ISO 26262 第二版,2018版(1-12部分),最新版本,英文版本
5星 · 资源好评率100%
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功
评论0
最新资源