没有合适的资源?快使用搜索试试~ 我知道了~
用Verilog HDL实现HDLC协议的模块间通信,可以配置通信速率,传输模式
资源推荐
资源详情
资源评论
1. 需求分析
项目需要实现总共 5 路 HDLC 通信接口,通信在主控台(TCMS)和被控台
(CI/APU/Break)之间,如下图 1所示。TCMS-CI 链路包括两条,通信波特率
是 100Kbps,以一对三形式通信;TCMS-APU 以及 TCMS- Break 之间通信波特
率为 9600bps,点对点通信形式。
图 1 HDLC 通信顶层原理框图
信息传输规范
主控台与所有被控台通信是轮询方式进行的,被控台收到主控台信息后,不
能立即响应主控台,需要等待 T2 以上的时间发送响应信息。
基本轮询周期:T1
TCMS 对 CI 轮询周期为 20ms,TCMS 对 APU 和 Break 轮询周期是 200ms;
应答时间:T2 以上
资源评论
- niuhead2013-01-25没有源代码
- djy792019-12-04没有代码怎么实现的。
xinmuwang2008
- 粉丝: 2
- 资源: 11
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功