下载 >  课程资源 >  专业指导 > 利用QUARTUS II软件 电子秒表设计

利用QUARTUS II软件 电子秒表设计 评分:

1)秒表由5位七段LED显示器显示,其中一位显示“minute”,四位显示“second”,其中显示分辩率为0.01 s,计时范围是0—9分59秒99毫秒; 2)具有清零、启动计时、暂停计时及继续计时等控制功能; 3)控制开关为两个:启动(继续)/暂停计时开关和复位开关; 4)具有简单的记忆分析功能,即:能够记忆最近3次记录的时间,并用LED显示其中最大的时间值和最小的时间值。
2011-03-27 上传大小:1.04MB
立即下载 开通VIP
分享
收藏 (2) 举报

评论 共7条

qq_40555028 写得超级好
2019-03-01
回复
nwpu2011300104 思路真的不错,有启发性,但是略微有些缺点
2013-12-18
回复
u011200187 主要看思路的 确实思路很清晰 谢谢分享
2013-11-05
回复
caesar0516 谢谢您的分享,很详细。很有帮助
2013-08-16
回复
icelights 可用,能用,好用。思路也很清晰。 师兄的课设帮了我大忙。
2013-06-24
回复
u010831116 写得很好,设计思路、仿真什么的都有,就是没有代码啊
2013-05-26
回复
u010045302 很不错的资源 给了我很多启示
2013-05-01
回复
基于Quartus的数字秒表设计

课程实验 秒表的显示范围是00:00:00-59:59:99,显示精度为10ms,其拥有可控的自动报警功能(可通过蜂鸣器控制模块的clk端选择计数一小时后报时或者不报时,如想要报时则接通clk端,反之clk端断开,选择报时则计数达到一小时后蜂鸣器会响一声,否则蜂鸣器不响,)、可控的启动功能

立即下载
FPGA基础实验:秒表(计时器)
用FPGA实现简易秒表功能
基于quartus2的秒表实验

这是基于QUARTUS2的秒表实验,并用VHDL书写,已通过仿真,并下载到FPGA上也以通过。适合初学者学习分频等模块的设计。

立即下载
用Quartus实现2-4线,3-8线,4-16线译码器及控制七段数码管
Quartus II 13.0 最全的安装、破解教程(包含下载地址)
彻底掌握Quartus——基础篇
quartus II 15安装与破解教程自行总结
EDA 数字时钟课程设计 Quartus II 闹钟 整点报时 含报告 源代码

一、设计内容 (利用QuartusⅡ软件,使用VHDL语言完成数字电子时钟的设计) 二、设计要求 1、具有时、分、秒的计数显示功能 2、具有清零功能,可对数字时钟的小时、分钟进行调整 3、12小时制和24小时制均可 三、总体实现方案 四、设计的详细步骤 五、总结

立即下载
quartus 2编的全加器(原理图输入)

这是用quartus2编的全加器,完全用原理图,仅供参考

立即下载
数字式秒表设计(设计一个数字式秒表,一个最简单的数字秒表由毫秒信号发生电路,分、秒、毫秒计数电路,译码显示电路组成。)

首先由毫秒信号产生电路生产毫秒信号,将此信号接到毫秒计数器的信号输入端。接着,在这个毫秒信号的驱动下,毫秒计数器向秒计数器进位,秒计数器向分计数器进位,最后通过译码器将计数器中的状态以时间的形式显示出来,这样就实现了时间的计数和显示功能

立即下载
基于verilog的数字钟

一个基于verilog的数字钟程序,用xilinx的basys2开发板

立即下载
基于FPGA的密码锁实现

资源使用vivado软件,为了实现密码锁的软件而编写相关的verilog代码

立即下载
秒表VHDL程序

秒表VHDL程序,使用quartus II,用6进制计数器,10进制计数器搭成的秒表。

立即下载
计算机组成原理大作业quartus ii 做的简易时钟

一个由quartus ii 做的简易时钟...范围从00.00.00到23.59.59. 时钟有3个部分组成 每部分分别由两个同步计数器组成的模为60和24的计算器..

立即下载
51单片机系统实现电子秒表功能(完整版)

一个51单片机系统,实现电子秒表功能,程序控制4个数码管的显示,秒表精度为0.1秒,通过按钮可控制秒表启动、停止、清零,最大计时9分59.9秒

立即下载
数电实验——七段译码器源代码(VHDL)

数电实验——七段译码器源代码(VHDL)

立即下载
使用QUARTUS II做FPGA开发全流程,傻瓜式详细教程

使用QUARTUS II做FPGA开发全流程,傻瓜式详细教程

立即下载
基于multisim电子秒表设计

数字秒表是日常生活中比较常见的电子产品,秒表的逻辑结构主要由时基电路、分频器、十进制计数器、6进制计数器、数据选择器和译码器等组成。整个秒表还需有一个启动信号和一个归零信号,以便秒表能随意停止及启动,计数器的输出全都为BCD码输出,方便显示译码器连接。本设计基于简单易行的原则,秒表显示以0.1s为最小单位,最大量程为9.9s,采用七段数码管作为显示部分,以此来达到基本设计要求.

立即下载
img

spring mvc+mybatis+mysql+maven+bootstrap 整合实现增删查改简单实例.zip

资源所需积分/C币 当前拥有积分 当前拥有C币
5 0 0
点击完成任务获取下载码
输入下载码
为了良好体验,不建议使用迅雷下载
img

利用QUARTUS II软件 电子秒表设计

会员到期时间: 剩余下载个数: 剩余C币: 剩余积分:0
为了良好体验,不建议使用迅雷下载
VIP下载
您今日下载次数已达上限(为了良好下载体验及使用,每位用户24小时之内最多可下载20个资源)

积分不足!

资源所需积分/C币 当前拥有积分
您可以选择
开通VIP
4000万
程序员的必选
600万
绿色安全资源
现在开通
立省522元
或者
购买C币兑换积分 C币抽奖
img

资源所需积分/C币 当前拥有积分 当前拥有C币
5 4 45
为了良好体验,不建议使用迅雷下载
确认下载
img

资源所需积分/C币 当前拥有积分 当前拥有C币
1 0 0
为了良好体验,不建议使用迅雷下载
VIP和C币套餐优惠
img

资源所需积分/C币 当前拥有积分 当前拥有C币
5 4 45
您的积分不足,将扣除 10 C币
为了良好体验,不建议使用迅雷下载
确认下载
下载
您还未下载过该资源
无法举报自己的资源

兑换成功

你当前的下载分为234开始下载资源
你还不是VIP会员
开通VIP会员权限,免积分下载
立即开通

你下载资源过于频繁,请输入验证码

您因违反CSDN下载频道规则而被锁定帐户,如有疑问,请联络:webmaster@csdn.net!

举报

若举报审核通过,可返还被扣除的积分

  • 举报人:
  • 被举报人:
  • *类型:
    • *投诉人姓名:
    • *投诉人联系方式:
    • *版权证明:
  • *详细原因: