下载 >  开发技术 >  硬件开发 > FPGA design的Xilinx实现
0分

FPGA design的Xilinx实现

基于fpga设计Xilinx实现,是初学者学习fpga的好资料
2009-10-13 上传大小:1.63MB
立即下载 开通VIP
分享
收藏 举报
《Xilinx ISE Design Suite10.x FPGA开发指南:逻辑设计篇》

《Xilinx ISE Design Suite10.x FPGA开发指南:逻辑设计篇》以Xilinx FPGA逻辑开发流程为主线,以浅入深出、图文并茂的方式,全面、详细地介绍了Xilinx公司的终极开发套件ISE Design Suite 10.1中逻辑开发的操作方法,并精选了多个实际开发案例进行深入讲解。书中内容结合了作者多年的实际开发经验,具有很高的实践指导价值。

立即下载
3积分/C币
Xilinx ISE Design Suite 10.x FPGA开发指南 嵌入式与高速传输篇

Xilinx ISE Design Suite 10.x FPGA开发指南 嵌入式与高速传输篇 高清晰版

立即下载
3积分/C币
Xilinx ISE Design Suite 10.x FPGA开发指南.逻辑设计篇【田耘 著】压缩包part01

Xilinx ISE Design Suite 10.x FPGA开发指南.逻辑设计篇【田耘 著】,这个是第一部分,一共两个部分,由于资源大小限制,只能分开上传,一定要一起下载才能解压。

立即下载
3积分/C币
Xilinx_ISE_Design_Suite_10.x_FPGA开发指南_嵌入式与高速传输篇

Xilinx_ISE_Design_Suite_10.x_FPGA开发指南_嵌入式与高速传输篇; 田耘 著 441页 清晰扫描版 ; part4 of total 4 parts

立即下载
5积分/C币
Xilinx FPGA开发实用教程(第2版)配套光盘

《Xilinx FPGA开发实用教程(第2版)(配光盘)(EDA工程技术丛书)》系统地论述了Xilinx FPGA开发方法、开发工具、实际案例及开发技巧,内容涵盖Xilinx器件概述、Verilog HDL开发基础与进阶、Xilinx FPGA电路原理与系统设计、基于ISE Foundation的逻辑设计、时序分析、逻辑开发专题、基于EDK的嵌入式系统设计、基于System Generator的DSP系统设计、数字信号处理专题以及SERDES技术专题共10章。各章均以实战开发为目的,结合最新版本的软硬件特征,覆盖了FPGA的各主要应用领域。配套光盘中包含了书中所有的实例代码,便于读者快速动手实践。书中融汇了作者多年的工程开发经验,希望能够极力帮助读者提高工程开发能力。《Xilinx FPGA开发实用教程(第2版)(配光盘)(EDA工程技术丛书)》适合作为电子信息工程、通信工程、自动化、计算机科学与技术等相关专业的高年级本科生及研究生的教学用书,也可以作为从事FPGA设计工作的工程师的参考图书。 《Xilinx FPGA开发实用教程(第2版)》目录: 1.2.3软核、硬核及固核 1.2.4Xilinx主流FPGA 1.3Xilinx软件工具 1.3.1ISE Foundation软件 1.3.2EDK开发工具 1.3.3System Generator DSP工具 1.3.4ChipScope Pro 1.3.5PlanAhead 1.4本书案例验证平台--S6 CARD开发板 1.4.1S6 CARD开发板的组成与功能 1.4.2S6 CARD板卡引脚约束说明 本章小结 第2章Verilog HDL开发基础与进阶 2.1Verilog HDL语言 2.1.1Verilog HDL语言的历史 2.1.2Verilog HDL的主要功能 2.1.3Verilog HDL和VHDL的区别 2.1.4Verilog HDL设计方法 2.2Verilog HDL基本程序结构 2.3Verilog HDL语言的数据类型和运算符 2.3.1标志符 2.3.2数据类型 2.3.3模块端口 2.3.4常量集合 2.3.5运算符和表达式 2.4Verilog HDL语言的描述语句 2.4.1结构描述形式 2.4.2数据流描述形式 2.4.3行为描述形式 2.4.4混合设计模式 2.5Verilog HDL建模与调试技巧 2.5.1双向端口的使用和仿真 2.5.2阻塞赋值与非阻塞赋值 2.5.3输入值不确定的组合逻辑电路 2.5.4数学运算中的扩位与截位操作 2.5.5利用块RAM来实现数据延迟 2.5.6测试向量的生成 2.6Verilog HDL常用程序示例 2.6.1数字电路中基本单元的FPGA实现 2.6.2基本时序处理模块 2.7Xilinx器件原语的使用 本章小结 第3章Xilinx FPGA电路原理与系统设计 3.1FPGA配置电路 3.1.1Xilinx FPGA配置电路 3.1.2Xilinx FPGA常用的配置引脚 3.1.3Xilinx FPGA配置电路分类 3.2JTAG电路的原理与设计 3.2.1JTAG电路的工作原理 3.2.2Xilinx JTAG下载线 3.3FPGA的常用配置电路 3.3.1主串模式--最常用的FPGA配置模式 3.3.2SPI串行Flash配置模式 3.3.3从串配置模式 3.3.4主字节宽度并行配置模式 3.3.5JTAG配置模式 3.3.6System ACE配置方案 3.4iMPACT软件使用 3.4.1iMPACT软件 3.4.2iMPACT中的JTAG配置操作 3.4.3iMPACT中的Xilinx PROM配置操作 3.4.4iMPACT中的SPI Flash配置操作 3.4.5FPGA配置失败的常见问题 3.5从配置PROM中读取用户数据 3.5.1从PROM中引导数据 3.5.2硬件电路设计方法 3.5.3软件操作流程 本章小结 第4章基于ISE Foundation的逻辑设计 4.1ISE套件 4.1.1ISE的特点 4.1.2ISE的功能 4.1.3ISE的安装 4.1.4ISE的用户界面 4.2基于ISE的设计输入 4.2.1新建工程 4.2.2代码输入 4.2.3代码模板的使用 4.2.4Xilinx IP Core的原理与应用 4.3ISE基本操作 4.3.1基于Xilinx XST的综合 4.3.2基于ISim的仿真 4.3.3基于ISE的实现 4.3.4基于目标和策略的设计方法 4.3.5基于SmartGuide的设计方法 4.3.6比特文件的生成 4.3.7基于IMPACT的芯片配置 4.3.8功耗分析以及XPower的使用 4.4约束 4.4.1约束文件 4.4.2UCF文件的语法说明 4.4.3引脚和区域约束语法 4.4.4时序约束语法 4.5调试利器--ChipScope Pro 4.5.1ChipScope Pro工作原理 4.5.2ChipScope Pro操作流程 4.5.3ChipScope Pro开发实例 4.6ISE与第三方EDA软件 4.6.1ModelSim软件的使用 4.6.2ModelSim和ISE的联合开发流程 4.6.3MATLAB软件的使用 4.6.4ISE与MATLAB的联合使用 4.6.5MATLAB、ModelSim和ISE联合开发实例 本章小结 第5章时序分析 5.1时序分析的作用和原理 5.1.1时序分析的作用 5.1.2静态时序分析原理 5.1.3时序分析的基础知识 5.2Xilinx FPGA中的时钟资源 5.2.1全局时钟资源 5.2.2第二全局时钟资源 5.3ISE时序分析器 5.3.1时序分析器的特点 5.3.2时序分析器的文件类型 5.3.3时序分析器的调用与用户界面 5.3.4提高时序性能的手段 本章小结 第6章逻辑开发专题 6.1Verilog HDL设计进阶 6.1.1面向硬件的程序设计思维 6.1.2“面积”和“速度”的转换原则 6.1.3同步电路的设计原则 6.2Xilinx FPGA芯片底层单元的使用 6.2.1Xilinx全局时钟网络的使用 6.2.2CMT时钟管理模块的使用 6.2.3Xilinx内嵌块存储器的使用 6.2.4硬核乘加器的使用 6.3代码风格 6.3.1代码风格的含义 6.3.2代码书写风格 6.3.3通用设计代码风格 6.3.4Xilinx专用设计代码风格 6.4UART接口开发实例 6.4.1串口接口与RS232协议 6.4.2串口通信控制器的Verilog HDL实现 6.4.3RS232设计板级调试 本章小结 第7章基于EDK的嵌入式系统设计 7.1可配置嵌入式系统(EDK) 7.1.1基于FPGA的可编程嵌入式开发系统 7.1.2Xilinx公司的解决方案 7.2Xilinx嵌入式开发系统组成 7.2.1片内微处理器软核MicroBlaze 7.2.2PLB总线系统结构 7.2.3IP核以及设备驱动 7.3EDK软件 7.3.1EDK设计的实现流程 7.3.2EDK的文件管理架构 7.4XPS软件典型操作 7.4.1XPS的启动 7.4.2利用BSB创建新工程 7.4.3XPS的用户界面 7.4.4XPS的目录结构与硬件平台 7.4.5在XPS加入IP Core 7.4.6XPS工程的综合与实现 7.5SDK软件典型操作 7.5.1SDK的用户界面 7.5.2SDK的典型操作 7.5.3IP外设的API函数查阅和使用方法 7.5.4GPIO外设开发实例 7.5.5其他外设开发实例 本章小结 第8章基于System Generator的DSP系统设计 8.1System Generator的特点与安装 8.1.1System Generator的主要特点 8.1.2System Generator的安装和配置 8.2System Generator的使用基础 8.2.1System Generator开发流程 8.2.2Simulink的应用 8.3基于System Generator的DSP系统设计 8.3.1System Generator的应用 8.3.2System Generator中的信号类型 8.3.3自动代码生成 8.3.4编译MATLAB设计生成FPGA代码 8.3.5子系统的建立与ISE调用 8.4基于System Generator的硬件协仿真 8.4.1硬件协仿真平台的特点与平台安装 8.4.2硬件协仿真的基本操作 8.4.3共享存储器的操作 8.5System Generator的高级应用 8.5.1导入外部的HDL程序模块 8.5.2设计在线调试 8.5.3系统中的多时钟设计 8.5.4FPGA设计的高级技巧 本章小结 第9章数字信号处理专题 9.1数字信号 9.1.1数字信号的产生 9.1.2采样定理 9.1.3数字系统的主要性能指标 9.1.4A/D转换的字长效应 9.2常用DSP IP Core及其应用 9.2.1DDS模块IP Core的应用 9.2.2FFT算法IP Core的应用 9.2.3Cordic算法IP Core的应用 9.2.4FIR滤波器IP Core的应用 9.3多速率滤波器的FPGA实现 9.3.1多速率信号处理的意义 9.3.2多速率信号滤波器的基本操作 9.3.3CIC滤波器的FPGA实现 9.3.4HB滤波器的FPGA实现 本章小结 第10章SERDES技术专题 10.1高速数据连接功能 10.1.1高速数据传输 10.1.2Xilinx公司高速连接功能的解决方案 10.2实现吉比特高速串行I/O的相关技术 10.2.1吉比特高速串行I/O的特点和应用 10.2.2吉比特串行I/O系统的组成 10.2.3吉比特串行I/O的设计要点 10.3Rocket I/O收发器原理与开发 10.3.1Rocket I/O硬核组成与工作原理 10.3.2GTP硬核组成与工作原理 10.3.3GTP Wizard开发实例 10.4PCIExpress G1端点接口设计 10.4.1PCI Express G1技术 10.4.2Xilinx PCI Express G1端点模块 10.4.3PCI Express G1端点接口实例解读 本章小结

立即下载
3积分/C币
Xilinx ISE Design Suite 10.x FPGA开发指南.逻辑设计

Xilinx ISE Design Suite 10.x FPGA开发指南.逻辑设计扫描版,分两个rar文件,共6个分卷,全部下载完后可以压缩

立即下载
3积分/C币
Xilinx ISE Design Suite 10.x FPGA开发指南.逻辑设计篇01

田耕大师的经典之作,使用Xilinx开发工具的同学可以学习一下。

立即下载
3积分/C币
使用xilinx FPGA实现USB控制的全套资料(代码,原理图,说明文档)

使用xilinx FPGA实现USB控制

立即下载
3积分/C币
[ 数字调制解调技术的MATLAB与FPGA实现——Xilinx版

数字调制解调技术的MATLAB与FPGA实现,绝对好资料。所有程序均可完美运行

立即下载
10积分/C币
Xilinx FPGA教程大全

FPGA工程设计高级研修班_Xilinx.pdf (30 MB) FPGA设计高级技巧_Xilinx.pdf (2.94 MB) Xilinx ROM使用中文教程.pdf (226.08 KB) Xilinx_FPGA_Digital_System_Design_Primer.pdf (7.02 MB) Xilinx_FPGA_开发环境的配置.pdf (420.63 KB) Xilinx_FPGA开发全攻略_基础篇.pdf (6.72 MB) Xilinx_FPGA开发全攻略_技巧篇.pdf (4.4 MB) Xilinx_HDL_Coding_Style.PDF (682.31 KB) Xilinx基本FPGA结构.pdf (256.79 KB) Xilinx逻辑设计注意列表.pdf (38.37 KB) Xilinx配置入门指南.pdf (418.02 KB) Xilinx设计注意.pdf (186.94 KB) ISE 10.1 Quick Start Tutorial.pdf (569.47 KB) ISE In-Depth Tutorial.pdf (1.94 MB) ISE Quick Start Handbook.pdf (3.21 MB) Virtex 系列 FPGA 的配置和回读.pdf (506.72 KB) Xilinx ChipScope Pro教程.zip (11.46 MB) Xilinx FIFO学习资料.zip (365.86 KB) Xilinx FPGA培训讲义.zip (6.42 MB) Xilinx FPGA设计检查清单.pdf (186.79 KB) Xilinx FPGA设计培训中文教程.zip (6.06 MB) Xilinx FPGA系列入门教程(二)Xilinx_FPGA_开发环境的配置.pdf (420.63 KB) Xilinx FPGA系列入门教程(一)如何搭建Xilinx FPGA开发环境.pdf (666.7 KB) Xilinx 上海培训课程(PPT).zip (12.57 MB) Xilinx术语中文.pdf (397.11 KB) 基于FPGA的嵌入式系统设计_任爱锋.zip (3.23 MB)

立即下载
22积分/C币
Xilinx FPGA DDR4 接口应用分析

该文件是FPGA中运用DDR4的接口应用解析,分析了FPGA和DDR4之间的连接

立即下载
5积分/C币
zynq fpga ref design guide

xilinx zynq fpga design guide

立即下载
10积分/C币
XILINX FPGA Verilog编程大全 很好的例程

经过这几年的积累,目前笔者的开发板内容也是越来越丰富,但是总感觉只是做开发板,不是什么大 的理想,也没有太大的意义。又是经过一段时间思考后以及笔者和网友的探讨,笔者定位为,完全开源基 础学习类型的内容,并且提高核心技术的支持。以基础学习免费,开源,免费技术支持,核心技术以技术 支持形式收取一定费用的的思路

立即下载
10积分/C币
实测亲测xilinx fpga uart 串口rs232例子实例工程,不出错发送接收数据测试,节省资源3根线串口,可以学习ip core用法verilog写

实测亲测xilinx fpga uart 串口rs232例子实例工程,ISE打包工程,不出错发送接收数据测试,无状态机,节省资源3根线串口,可以学习rs232串口和倍频ip core用法,字节编写,用verilog编写 基于一个xilinx的学习板子,具体io配置请看工程,测试内容内容是 pc 用 uart rs232发一个字节到fpga,fpga收到之后马上把字节加1发回给pc,uart的波特率是50m时钟,用到了ise的pll倍频,可以学习pll用法,uart 的 verilog 代码没有用到状态机,只用到txd,rxd,gnd这3根最基本的串口通讯线,极大的简化了fpga资源。整个工程打包,方便大家下载到之后可以马上用,相信对初学xilinx fpga 或者 ip cone用法的初学者来说,学习很用帮助。

立即下载
5积分/C币
XILINX FPGA数字信号处理权威指南 从HDL到模型和C的描述

XILINX FPGA数字信号处理权威指南 从HDL到模型和C的描述

立即下载
5积分/C币
特权同学 xilinx fpga伴你玩转usb3.0与lvds电子版pdf

特权同学 xilinx fpga伴你玩转usb3.0与lvd丛书电子版PDF 本书主要使用Xilinx公司的Artix7 FPGA器件(引出自带的LVDS接口)和Cypress公司的USB 3.0控制器芯片FX3,以及一些常见的DDR3存储器、UART电路、扩展接口等,由浅入深地引领读者从板级设计、软件工具、相关驱动安装到基础的FPGA实例,从基于FPGA的UART、DDR3、USB 3.0、LVDS传输实例入手,掌握FPGA各种片内资源的应用以及接口时序的设计。本书基于特定的FPGA开发平台,既有足够的理论知识深度进行支撑,也有丰富的例程进行实践讲解,并且穿插着笔者多年FPGA学习和开发过程中的各种经验和技巧。对于希望基于FPGA实现USB 3.0和LVDS开发的工程师,本书提供的很多实例都是很好的参考原型,可以帮助其实现快速系统原型的开发。

立即下载
5积分/C币
FPGA硬件逻辑资源实现UDP协议通信的开源代码

FPGA硬件逻辑资源实现UDP协议通信的开源代码,用FPGA实现千兆以太网的数据协议打包部分,可直接移植到xilinx的FPGA芯片上使用,VHDL纯语言编写。

立即下载
50积分/C币
Xilinx FPGA开发实用教程(第2版)PDF+代码

《Xilinx FPGA开发实用教程》(第2版)电子书和光盘资料

立即下载
50积分/C币
xilinx_fpga_7系列 Altium library

xilinx fpga 7系列 altium library 包含有 Artix-7 Kintex-7 Virtex-7 Zynq-7000

立即下载
5积分/C币
无线通信的MATLAB和FPGA实现_xilinx大学合作计划制定教材第二部分

无线通信的MATLAB和FPGA实现_xilinx大学合作计划制定教材 第二部分 总共3个部分

立即下载
3积分/C币
《Xilinx FPGA应用进阶 通用IP核详解和设计开发》

[黄万伟编著][电子工业出版社][2014.08][274页]

立即下载
50积分/C币
电子系统EDA新技术丛书:Xilinx FPGA权威设计指南中文完整高清版PDF

《电子系统EDA新技术丛书·Xilinx FPGA设计指南:Vivado 2014集成开发环境》全面系统地介绍了Xilinx新一代集成开发环境Vivado 2014.3的设计方法、设计流程和具体实现。全书共分11章,内容包括:Xilinx UltraScale结构、Vivado集成设计环境导论、Vivado工程模式基本设计实现、Vivado非工程模式基本设计实现、创建和封装用户IP核流程、Vivado高级约束原理及实现、Vivado调试工具原理及实现、Vivado嵌入式系统设计实现、Vivado模型设计原理及实现、Vivado HLS原理及实现、Vivado部分可重配置原理及实现。《电子系统EDA新技术丛书·Xilinx FPGA设计指南:Vivado 2014集成开发环境》参考了Xilinx提供的大量Vivado设计资料,理论与应用并重,将Xilinx设计理论贯穿在具体的设计实现中。

立即下载
5积分/C币
数字通信同步技术的matlab与FPGA实现

数字通信同步技术的matlab与FPGA实现 有详细的PPT讲解 非常实用

立即下载
50积分/C币
超多Xilinx FPGA工程例子及源码

1024点FFT快速傅立叶变换.zip (511.44 KB) AD7266的Verilog驱动程序.zip (558.32 KB) BOOTLOADER (基于Platform Flash).rar (973.98 KB) ChipScope使用示例.zip (1.06 MB) DDR SDRAM控制器verilog代码.zip (475.63 KB) DDR SDRAM控制器参考设计VHDL代码.zip (990.35 KB) DDR2 Controller.zip (303.76 KB) EDK9.1嵌入式开发实验代码.zip (2.76 MB) FFT变换的IP核的源代码.zip (35.22 KB) EDK中PS2自定义IP.zip (29.69 KB) FM收音机的解码及控制器VHDL语言实现.zip (61.29 KB) FPGA语音通信平台设计实例.zip (62.09 KB) FPGA实现CAN总线控制器源码.rar (860.86 KB) IP camera的开源系统.zip (1.69 MB) LCD IP CORE.zip (347.12 KB) LCD12864 在Spartan-3E实现教程和代码.zip (1.08 MB) PCI Express IP核应用参考设计.zip (1.67 MB) PCI Express标准概述白皮书.zip (1.12 MB) PCIE DMA例子.zip (1.78 MB) PCI的核.zip (5.74 MB) PCI总线IP核(华为的商用).zip (31.33 KB) PS2键盘控制程序.zip (4.78 KB) PICOBLAZE控制LCD1602的源码.zip (759.6 KB) Sparten3E的EDK实验.zip (1.41 MB) System Generator的设计实例.rar (960.75 KB) The SDRAM controller is designed for the Virtex V300bg432-6.zip (2.35 MB) ucos_ii 在microblaze平台上的移植.zip (364.1 KB) USB IP核.zip (157.43 KB) USB2.0 IP核源代码.zip (206.47 KB) USB接口控制器参考设计VHDL代码(Xilinx).zip (58.43 KB) USB大容量存储开发板CPLD代码.zip (514.32 KB) USB接口应用系统设计实例.zip (10.67 KB) USB通信全套资料.zip (1.96 MB) Verilog编写的信道估计.zip (3.25 KB) Verilog编写的基于SPARTAN板的VGA接口显示程序.zip (3.34 MB) Verilog实现闰年的判断(ISE8.21中调试通过).zip (158.15 KB) VGA显示IP核(包括驱动).zip (31.63 KB) VHDL编写的PCI代码(PCI2.2兼容).zip (825.82 KB) VHDL实现对图像的采集和压缩.zip (425.1 KB) xilinx 3s400开发板厂家光盘源码(按键防抖动).zip (172.45 KB) Xilinx DDR2存储器接口调试代码.rar (2.63 MB) Xilinx DDR3最新VHDL代码(通过调试).rar (101.46 KB) Xilinx EDK工程一例MicroBlaze内置USB固件程序.rar (2.67 MB) Xilinx EDK设计试验.rar (5.51 MB) Xilinx ISE9.x FPGA_CPLD设计指南(原书光盘上的源码).zip (9.3 MB) Xilinx Sdram 参考设计:含Verilog和VHDL版本级详细说明文档.rar (368.68 KB) Xilinx SPARTAN-3E入门开发板实例.zip (401.57 KB) Xilinx sparten3E 键盘和开发板的通信和LCD的字符显示.zip (1.98 KB) Xilinx spratan3 xcs100E(VGA PS2).zip (2.14 MB) Xilinx TCP_IP协议实现.rar (2.45 MB) Xilinx 的Basys板VGA显示图片原码.zip (829.2 KB) Xilinx 的I2C工程.zip (223.23 KB) Xilinx 的IP:1024点FFT快速傅立叶变换.rar (615.23 KB) Xilinx 的用于设计SMBus控制器的源程序.zip (1.02 MB) Xilinx 高级试验的代码.rar (10.94 MB) Xilinx 官方网站提供的一个利用DCT进行图像压缩的设计参考.rar (70.84 KB) Xilinx 公司BASYs开发板自带的Demo程序.zip (2.1 MB) Xilinx 公司的加法器核.rar (1.32 KB) Xilinx 提供的高速多状态编码8b_10b编码器.zip (182.92 KB) Xilinx 提供的频率发生器的VHDL源码.zip (1015.12 KB) Xilinx.CPLD源码参考设计.zip (8.27 MB) 基于FPGA_CPLD和USB技术的无损图像采集卡.zip (120.02 KB) 基于FPGA实时处理的双目测距系统.zip (2.71 MB) 基于Spartan3E的串口调试和检测程序.rar (1.77 MB) 基于Spartan3火龙刀系列FPGA开发板制作的VGA实验例程.rar (11.49 KB) 基于XILINX的SPARTAN板的VGA接口显示程序.rar (2.02 MB) 基于XILINX的XC3系列FPGA的VGA控制器的VHDL源程序.rar (140.65 KB) 兼容opencores.org的I2C slave的RTL代码.zip (232.3 KB) 简易逻辑分析仪的设计用源代码.zip (105.8 KB) 扩频接收机设计实例.zip (2.27 KB) 麻省理工实验室的MIPS IP CORE.zip (37.78 KB) 摄像头的硬件函数(IP核).zip (394.74 KB) 实现基于spartan3与CAN总线连接后的的汽车时速的模拟仿真.zip (3.22 MB) 实现在Sparton-3E板卡上的按键及开关的控制.zip (2.97 MB) 用FPGA模拟VGA时序,PS_2总线的键盘接口VHDL源代码.zip (369.21 KB) 用FPGA实现数字锁相环.zip (208.72 KB) 用于XILINX_SARTEN-3E开发板上的LCD的控制.zip (4.83 MB) 在FPGACPLD中实现AD或DA的文章(英文Verilog).zip (71.62 KB) 在FPGA上实现CRC算法的程序.zip (11.38 KB)

立即下载
50积分/C币
基于Xilinx FPGA的OFDM通信系统基带设计--图书及代码

浙江大学电子信息技术与系统所工程师编著的《基于Xilinx FPGA的OFDM通信系统基带设计》,很不错,包含图书及配套代码。虽说基于xilinx FPGA实现了802.11a,但和Altera大同小异。 该书纸质版已很难买到,还好有电子版,呵呵!这本书是内容涉及到802.11A符号同步、载波同步和导频信道估计的理论和具体实现,算是理论和实际结合比较紧密的一本书,值得一看。

立即下载
50积分/C币
xilinx的fpga+pcie数据采集卡,包括linux及windows下的驱动以及测试程序.

xilinx的fpga+pcie数据采集卡,包括linux及windows下的驱动以及测试程序.

立即下载
50积分/C币
Xilinx FPGA SPI FLASH 加载流程

详细记录了基于ISE14.7进行SPI Flash MCS文件格式转化和加载SPI Flash的全过程。

立即下载
5积分/C币
Xilinx FPGA开发实用教程(第2版)配书光盘

本光盘是《Xilinx FPGA开发实用教程(第2版)》一书的配书光盘,内容包括了书中所有设计案例的完整工程文件。 解压出来后有106MB。 本书系统地论述了Xilinx FPGA开发方法、开发工具、实际案例及开发技巧,内容涵盖Xilinx器件概述、Verilog HDL开发基础与进阶、Xilinx FPGA电路原理与系统设计、基于ISE Foundation的逻辑设计、时序分析、逻辑开发专题、基于EDK的嵌入式系统设计、基于System Generator的DSP系统设计、数字信号处理专题以及SERDES技术专题共10章。各章均以实战开发为目的,结合最新版本的软硬件特征,覆盖了FPGA的各主要应用领域。配套光盘中包含了书中所有的实例代码,便于读者快速动手实践。书中融汇了作者多年的工程开发经验,希望能够极力帮助读者提高工程开发能力。 本书适合作为电子信息工程、通信工程、自动化、计算机科学与技术等相关专业的高年级本科生及研究生的教学用书,也可以作为从事FPGA设计工作的工程师的参考图书。

立即下载
3积分/C币
Xilinx FPGA设计权威指南 Vivado集成设计环境_

Xilinx FPGA设计权威指南 Vivado集成设计环境_Xilinx FPGA设计权威指南 Vivado集成设计环境_

立即下载
2积分/C币
Xilinx FPGA开发实用教程 第2版(完整版)

Xilinx FPGA开发实用教程 第2版(清华大学出版社),真正的完整版电子书,发几元费用购买的电子书,现分享给大家,一起来学习FPGA开发!接近200MB!

立即下载
3积分/C币
关闭
img

spring mvc+mybatis+mysql+maven+bootstrap 整合实现增删查改简单实例.zip

资源所需积分/C币 当前拥有积分 当前拥有C币
5 0 0
点击完成任务获取下载码
输入下载码
为了良好体验,不建议使用迅雷下载
img

FPGA design的Xilinx实现

会员到期时间: 剩余下载个数: 剩余C币: 剩余积分:0
为了良好体验,不建议使用迅雷下载
VIP下载
您今日下载次数已达上限(为了良好下载体验及使用,每位用户24小时之内最多可下载20个资源)

积分不足!

资源所需积分/C币 当前拥有积分
您可以选择
开通VIP
4000万
程序员的必选
600万
绿色安全资源
现在开通
立省522元
或者
购买C币兑换积分 C币抽奖
img

资源所需积分/C币 当前拥有积分 当前拥有C币
5 4 45
为了良好体验,不建议使用迅雷下载
确认下载
img

资源所需积分/C币 当前拥有积分 当前拥有C币
5 0 0
为了良好体验,不建议使用迅雷下载
VIP和C币套餐优惠
img

资源所需积分/C币 当前拥有积分 当前拥有C币
5 4 45
您的积分不足,将扣除 10 C币
为了良好体验,不建议使用迅雷下载
确认下载
下载
您还未下载过该资源
无法举报自己的资源

兑换成功

你当前的下载分为234开始下载资源
你还不是VIP会员
开通VIP会员权限,免积分下载
立即开通

你下载资源过于频繁,请输入验证码

您因违反CSDN下载频道规则而被锁定帐户,如有疑问,请联络:webmaster@csdn.net!

举报

若举报审核通过,可返还被扣除的积分

  • 举报人:
  • 被举报人:
  • *类型:
    • *投诉人姓名:
    • *投诉人联系方式:
    • *版权证明:
  • *详细原因: