数字 IC 设计流程
1、数字 IC 的一般流程如图:
DC 逻辑综合:DC C Design Compile)综合是前端设计的一个重要的步骤,其输入是验证
后的 RTL 级模块,生成的是门级网表,各种时序报告和约束文件。
布局布线:将综合后产生的网表文件映射成版图,是后端设计的一个重要的步骤,本文采用
Encounte:工具进行设计。
版图拼接:在版图设计中,数字版图通过工具自动生成,而一些要求比较高的模拟版图主要
通过人工设计完成,最后需要将两者拼接起来,实现完整的版图。DRC 和 LUS:版图设计
完成之后,要对其进行设计规则检查 (Design Rule Check, DRC )和版图与电路关联
(Layout versus Schematic,LU S)检查,主要检查版图和网表文件是否一致,检查无误
后,可以进行后仿真,完成最终的芯片设计。
前端设计主要包括 RTL 级设计和功能仿真,逻辑综合,形式验证和静态时序分析等。图
6.2 表示一般的数字前端的设计流程。
评论0
最新资源