基于ADS的4+GHz低噪声放大器设计.pdf

所需积分/C币:50 2019-05-29 11:12:43 2.01MB PDF
9
收藏 收藏
举报

基于ADS的4+GHz低噪声放大器设计
34匹配电路设计 3.5放大电路原理图及优化仿真 首先,我们设计输入匹配电路。对于输入匹配 由于一级放大电路的增益达不到设计目标,所 电路,我们采用的是最小噪声匹配,利用ADS软以,我们采用两级放大电路级联的设计方式,为了 件s参数控件Zin计算出输入阻抗,由此来设计匹达到最佳匹配及最小噪声,我们采用优化设计工具 配电路,如图6所示。匹配电路如图7 对整个电路原理图做了整体优化,原理图如图9。 优化仿真结果如图10所示 Term DA SSMatch1shurupipei DA SSMatch1 Term2 Term1 Num=2 2:… Num=1 Subst="MSub1" F=4 GHz Z=753+71124)0hm 2-500hm Zin=50 ohm Zoad=(.53+1124)0hm Stub=50 ohm ZIne=50 ohm Z和ed=50ohm SubtYpe=Open Circut Net ype=Autom ate Delta=0 mit 回回回 图6匹配电路设计原理 P Port P1 P2 图9低噪声放大电路原理图 Num=1 MUN Num TL2 m5 m6 Teen treg=3. 800GHZ reg=4. 200GHZ Subst=. MSub1 Subst=SUbl" w=61.385 mil StabFact1=3.908 StabFact1-4758 W1=61385mi W2=61385mn.1=1144mdl W3=61385mt MLE 孔1 Substa"Subl W=61.385m L=294.5mil 图7匹配电路电路图 frea GHz 由于输入端的良好匹配,电路已经达到了比较 图10(a)稳定系数 好的性能,为了进一步提供增益,降低噪声系数, 输出匹配设计过程采用优化工具设计[4]。其原理图 freq=3.900GHz freq=4.100GHZ nt(2=1.772 nt(21.794 如图8 】u 383 frea GH 图10(b)噪声系数 图8输出匹配原理图 ·1978· m3 m 4 m m10 freq=3.800GHZ teq=4.100计2 freq=3.870GHz freq=4. 130GHZ dB((2,1)23639 dB((2.1)22.137 sWR2=1823sWR2=1959 3435353.733 35353 383940 f reg. GHz 图10(c)增益 图10(e)输出端口驻波比 m7 m8 freq=3.900GH frea=4. 130G vswR1=1.85 VSWR1=19 4结论 由以上仿真结果可以看出,在采用了负反馈技 术后电路的稳定性明显提高,两级放大电路的增益 e4 大大提升,达到了设计目标。 优化后的电路频率范围3.9GHz-41GHz,增益 >22dB,噪声系数<1.8dB,反射系数<2dB,稳定 freq. GHz 系数>17dB。很好的满足了设计目标的要求。采用 图10(d)输入端口驻波比 ADS设计软件进行放大电路的设计,极大的缩短了 设计时间,提高了设计精度,对放大电路的设计有 极大的帮助。本设计对低噪声放大器的设计有重要 的参考价值 参考文献 [1]Reinhold. Ludwig, Pavel. Bretchko, RF Circuit Design: Theory and Applications, Publishing House of Electronics Industry, 2002.05 [2]赵建勋,陆曼如,邓军射频电路基础,西安电子科技大学出版社,201009 [3]陈邦媛射频通信电路,科学出版社,200608 [4]冯新宇,车向前,穆秀春.ADS2009射频电路设计与仿真,电子工业出版社,2010.06 ·1979·

...展开详情
立即下载 低至0.43元/次 身份认证VIP会员低至7折
一个资源只可评论一次,评论内容不能少于5个字
上传资源赚积分or赚钱
    最新推荐