北邮计算机组成原理试题多套

所需积分/C币:45 2018-08-01 21:19:51 4.05MB PDF
收藏 收藏 6
举报

虽然不是完全一样的,但是题型差不多就是那样,还是有很大的参考价值的,考前必备
4.举出CPU屮6个主要寄存器的名称及功能 4.图A3.l表示硬布线控制器中5条指令的指令周期流程图,Mt、M、M3表示节 拍电位周期每个节拍电位周期包含T1-4四个时钟周期。每一框中内容表示寄 存器、主存之间的数据通路,RD、WE表示读/写存储器的微操作命令,LD表示 打入某寄存器命令。请写出RD、LDAR、IDIR、LDDR、IDAC各徼操作命令 逻辑表达式 RD PC-+AR"ABUS 弭.综合题(共32分) DiS→DR→IR PC+I 1.总线在一个总线周期内并行传送2个字节的数据;设一个总线周期等于一个总线 时钟,总线时钟频率为33MHz,求总线带宽是多少? CLA ADD STA JMP 0→AC RR→AR fR→AR PC→+AR -"f---mm- -一--- RD WE 设存储器容量为128M宁,字长64位,模块数M=8,分别闱顺序方式和交又方 式进行组织存储周期1=200m,据总线宽度为64位,总线传周期r=50m AR→BUS 1R→ABUS 3 DBUS→DR AC→DR 问顺序存错器和交叉存储器带宽各是多少? DK→AU DR→DBUs alu--AC 图A31 3.指令格式如下所示,OP为操作码字段,试分析指令格式特点。 3 87 16]5 t OP 源寄存器 变址寄存器 编移量 学五复印店 5.某磁盘存贮器转速为3000转分,共有4个记录面,每毫米5道,每道记录信 息为12288字节,最小磁道直径为230mm,共有275道。问: 1〕磁盘存贮器的容量是多少? (2)最高位密度与最低位密度是多少? 3)磁盘数据传输率是多少? 6.设有若干片128K×8位的SRM芯片,问 (1)如何构成104K×16位的存储器? (2)需要多少片鍬AM芯片? (3)该存储器需要多少16位字地址位? (4)画出该存储器与CPU连接的结构图,设CPU的接口信号有地址信号、数据 信号、控制信号MR和RW#。 学五复印店 4 北京邮电大学2010--2011学年第1学期 简述题(24分) 《计算机组成原理》期末考试标准答案(A) 1.什么是RS?RC指令系统的特点是什么? 答 填空题(24分,每空1分) RISC是指精简指令系统计算机。 特点是 1.主状态周期,节拍电位和节拍脉冲 指令条数少 2.00]1Q (2)指令长度固定,指令格式和寻址种类少 110000 0010 (3)只有取数/存数指令访问存储器*其余指令的操作均在寄存器之间进行。 101ot1o1o00000 1.375。 4[Ⅺ补=00111,[Y补=1001x¥=0001Q,xY=_0,100c 2.总线数据传送的有哪些模式?简述各模式的含义? 1000,请指出X¥运算是否溢出:是 5.直接映射 读、写操作:读操作是由从方到主方的数据传送;写操作是由主方到从方的数据传送 全相联映射;组相联映射。 块传送操作:只需给出块的起始地址,然后对固定块长度的数据一个接一个地读出或 6.SRAM和DRAM 而FASH或闪速或闪存。 写入 7.园步定时和异步定时两种方式。 写后读、读修改写操作:这是两种组合操作。只给出地址次(表示同一地址),或 进行先写后读操作,或进行先读后写操作。 8.链式查询计数器定时查询和独立查询。 广搦、广集操作:一般而言,据传送只在一个主方和一个从方之间进行。 选择题(20分,每空1分) 3.什么是指令周期什么是机器周期?什么是时钟周期?三者有什么关系? l。 答 指令周期是完成一条指令所需的时间。包括取指令、分析指令和执行指令所需的全部 3.C 时间 4.B 机器周期也称为CP周期,是指被确定为指令执行过程中的归一化基堆时间,通常等 5.A 于取指时间(或访存时间) 6.C 时钟周期是时钟频率的倒数,也可称为节拍脉冲或T周期,是处理操作的最基本单位 8.B 个指令周期由若干个机器周期组成,每个机器周期又由若干个时钟周期组成。 9.D 10.C 4.举出CPU中6个主要寄存器的名称及功能 11.A 答 12.C cPU有以下寄存器 (1)指令寄存器(R):用来保存当前正在执行的一条指令 14. (2)程序计数器(PC):用来确定下一条指令的地址 3)地址寄存器〔AR):用来保存当前CPU所访问的内存单元的地址。 16.夏 (4)·缓冲寄存器(DR 17.B <1>作为CPU和内存、外部设备之间信息传送的中转站。 18. D 2>补偿CPU和内存、外围设备之间在操作速度上的差别。 19.c 3>在单累加器结构的运算器中,缓冲寄存器还可兼作为操作数寄存器。 20.C (5)通用寄存器(AC):当运算器的算术逻辑单元〔AU)执行全部算术和 学五复印唐 逻辑运算时,为AU提供一个工作区 6)状态条件寄存器:保存由算术指令和逻辑指令运行或测试的结果建立的 各种条 4.图A31表示硬布线控制器中5条指令的指令周期流程图,MtM2、M表示节 件码内容。除此之外,还保存中断和系统工作状态等信息,以便使CPU 拍电位周期,每个节拍电位周期包含TT4四个时钟周期。每一框中内容表示寄 和系统能及时了解机器运行状态和程序运行状态。 存器、主有之间的数据通路,RD、W表示读写存储器的微操作命令,LD表示 打入某寄存器命令。请写出RD、 LDAR LDIR、 DR-LDAC各微操作命令 逻辑表达式。 四.综合题(共32分) 1..总线在一个总线周期内并行传送2个字节的数据,设一个总线周期等于一个总线 时钟,总线时钟频率为33MHz,求总线带宽是多少2 PC→AR→ABUS 解:设总线带宽用m表示,总线时钟周期用r/表示,一个周期传送的数据量用 MI DBUS→DR→R D表示,根据总线带宽定义,有: PC+I Dr=W/=D×f=2BX33×10/s=66MB/s ADD STA JMp NOP 2.设在储器容量为128M字,字长64位,模块数M-8,分别用顺序方式和交叉方 0→AC R→AR RR→AR 式进行组织。存储周期T=200ns,数据总线宽度为64位,总线传送周期t=50 PC→AR 问顺序存销器和交叉存情器带宽各是多少? RD 解:序存储器和交又存储器连续读出m=8个字的信息总量都是 R→ABUs AR→ABUS q64位×8=512位 AC→DR 顺序存储器和交叉存储器连续读出8个字所需的时间分别是 DR+ALU DR一DBUS tmT=8×200ns=1600ms=].6×10(s) AIUJ→AC 1=T+(m1)=200+7x50ns=550ms-55×0(s) 顺序存情器和交叉存储器的带宽分别是 W2=q2512(1.6×102)=32×10(位/s) 图 A3.1 W=q1=52=(55×103)=931×0({位l 解:RDM团+M·ADD(电位信号〕 WE3·STA 〔电位信号) 指令格式如下所示,OP为操作码字段,试分析指令格式特点。 LDAR=M·T2+M2·ADD·T2+M2·STA·12+M2·JMP1(球冲信号) 31 26 1817 1615 ID=Mn·T4(脉神信号) P 源寄存器亦 址寄存器 偏移量 LDDR=M·T3HM3·ADD·I3+M3·SIA·T3(脉冲信号 LBAC=Mz·T4M·ADD·I4(脉冲信号) 解:(1)操作码字段为6位,可指定25=64种操作,即64条指令 5.某磁盘存贮器转速为300转分,共有4个记录面,每寰米5道,每道记录信 (2)单字长(32)二地址指令。 息为1228字节,最小磁道直径为230m,共有275道。问 3)-个操作数在源寄存器(共16个),另一个操作数在存储器中(由变址寄存 (1)磁盘存贮器的容量是多少? 器内容+偏移鑼决定),所以是RS型指令。 (2)最高位密度与最低位密度是多少 (3)磁盘数据传输率是多少? 学五复印店 6 解: (1)每道记录信息容量=1228字节 每个记录丽信息容量=275×12288字节 共有4个记录面,所以磁盘存储器总容量为 4X275×12288字节=13516800字节 最高位密度D按最小磁道半径R计算(R=115m) 88字节/2R1=17字节 最低位密度功按最大磁道半径R2计算 R2=R1+(25÷5)=115+55=170mm D2=1228字节!2πR2=11.5字节/m (3)磁盘传输卒C=r·N 3000/60=50周/秒 N=12288字节(信道信息容量) C=r·N=50×12288=614400字节/秒 6.设有若于片12K×8位的SRAM芯片,问: (1〕如何构成1024K×16位的存備器? (2)需要多少片RAM芯片? (3)该存俏器需要多少16位字地址位? 4)画出该存储器与CPU迕接的结构图,设CPU的接口信号有地址信号、数据 信号、控制信号MEQ和RW 解 来用字位扩展的方法 (2)需要32片8RAM芯片 (3)21位,38位 MRE OE# 3-8译码 A2220L ramsel0 rammell raugel ramseR H A R/Wi CPU 56Kx8Ⅲ1256Kx8 256Kx8 256Rx8 4片 4片 4片 D3I--DuE D3]-D D31-DUTA 验芝效的之 学五复印店 计算机组成原理试卷(B卷)2004.6 和存储器合在一烂,成为C 2.数的真疸变成机器码可采用A.表示法,B.表示法,C 移码 注:(1)考试时间120分钟;(2)不许使用文曲星等记忆工具; 表示法 选择题(每小题1分,共10分) 3广泛使用的ARAM和BDA部是半导体随机读与右储器,前者的速度比后者快, 1.冯·诺依曼机工作的基本方式的特点是 A多指令流单数据流 B按地址访问并顺序执行指 的操作功能不各种指令的指令哪C称为国她条种指令 5.CPU从A位y取出一条指令并执行这条指令的 C堆栈操作 D存贮器按内容选择地址 6做江机的标潼线从1位的A/线,发展到2BA线和cP 总线,又进一步发屐到64位的PC总线。 2在机器数,中/零的示形式是唯一的 A原码A码\c积码D反码 三,(12分)已知x=-0.0111,y=40.10 3.在定点二进制运算器中,减法运算一般通过来实现。 A環码运算的二进制减法器 求[x},[x|,Iy],【y拼,x+y=?,x-y=? H补码运算的二进制减法器 C辱妈运算怕十进制加法器 0000 onlI 011|o011/ 府码算的二进制加法器 某计算却字长32位,其存储容量为4MB,岩按半字编址,它的寻址范围是 体过 A 0-AMB B 0--2MB C0-2M D 0-1M 四4分)图所示为双总线结构机器的数据通路取为令寄存燃,R为序计数 s.主存器和T之间增加c的目的是 A辫决CP和主存之间的速度匹配问题 水具有增力能)M为主存(亚R信号控制,AR为地过存器,DR为影据缓冲寄 B扩大主存贮器容量 由加,减控制信号决览完成何种换作,按制信号G装制治是一个电路 C扩大CPU中通用寄存器的数量 线上标注有小图裳示有制信号,例中y表示y寄存器的翰入控制信号,R。为寄存器的 D溉犷大主存贮器容量,又扩大CPU宇道用窬存器的数量 出控剜信号,未标宰符的线为直迥线;不受控制 6.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需 (1)“ADR,R”指令宪成(R)+(B)→R的功能操,画出其指令周拗流程图,假 采用 设该指令的地址已放入Y中。并列出相应的微操作控制信号序列 A堆栈寻址方式B立即寻址方式C含寻址方式D间接寻址方式 7.同步控制是 若将“指令局期”缩窟为一个CP周,请先画出修改數据通路,后画出指令周期 程图 A只适用于CPU控制的方式 3)在(2)的基础上,将“执打周期"也缩短为一个C門周期,先修改运算器效据通路 B只簿用于外岜设备控制的方式 后画出指令周期流程图,此时却法指令速度比(」)提商几倍 一时序信号控制的方式 >立有指今技行时闻都相同的方式 A总线 总线宁基本概念不正确的句子是 A.总线是一个与处理器无的高速外总线 私越线的基本传输扭制是发式传送 DR Roi R 设各一定是主设备 中只允许有一条P总线 X CRT的分辨率为1024×1024像聋像素的颜色数为2,则刷新存储器的容量为 IR PC JAR DR, R: R A512K B 1MR C 256KB D 2MB 10.为了便于实现多级中断,保存现场信息最有效的办法是采用 A通用寄存器·B堆栈C存储器D外存 Y P 二.填空题(每小题3分,共18分) 1.在计算机术语中,将运算器、控制器、cach食在一起,称为A.,而将B B总线 图B 学五复印店 8 五.(0)看(总总,总的为 10分)CPU如何识别从主存取出来的二进制代码是指令还是数据? ≥吹 Pg绳 八(15分)林片 EDRAM的存钻容量MX4位,采川图B所示248(行)×512(列) 1a1 《位的结构,其中AAm为地信号,D一D为数据信号,RAS,CAS分别为行选通 (03)时是→个中系乐,请问 列选通信号,R为利新信号,Se为片选信号。CPU访闯存储器的地址格式示手图B,其 1)在斯情况市,设备的优先知考虑了按排列容设各的中斯优先级 中BEB珍为CPU发出的字节使能信号,当进行32位存取时,列选通信号CAS-CASn (2)若现执行设含C的中断服程序,,,的状态是什么?加果CP的执 分别与BBE相对应。 设备H的中断服务程序,1M2,I1,M的状态又是什么? 请计一个总存情容量为4Mx32位的存馅器,要求 3)每一级的M能否对某个优先级的个别设备单独进行屏戴?如果不能,果取什么方法 (1)回答需多少个聊M芯片?多少个内存条? 可达到日的? 2)一个内存条用一个横向长方形表示,画出存储器简明总框图(标明外邰共用地址线、 4)岩设备C一提出中断请求,C門立即进行响应,如何调整才能灞足此要求 数线、内存条的详码选择信号、列选逆信号) 3)详细画出…个内存条的逻辑结构图。 高优先权 级队电 级IR Ref 权 e2048×512×4位 0EKIR 图B3 行地址位—平一列地址9位 AlA10 A2BE 图B 块〔2位 块内字地址(20位 宇节使能 图B 学五复印店 计算机组成原理(卷)参考答案及评分标准20046 (2)缩短“取指周期”:效据通路占2分,流程图面对占3分: A BUS 选择题(每小题1分,共1分 运 R 器 二.填空题(每小题3分,共18分) B BUS B. CPU C.主机 2.A.原码B.补码C.反码〔次序可换) A. SRAM C.存容量 取指 4.A.指令寻址B.颅序 C.跳歌 周期M+DR→R 5.A.存储器B.指令周期C.不相同的 A. ISA 三.每-项得2分,共12分 执行 fx]2=1.0111[xla=1.100 周期 y]=0.10tyl=0.101-y=1.0011 y+x→R [x」1.1001 (2)改进方案:缩短“取指周期 「xy]u 00.010 x-y}i1.110 X十y=+.01010 算结果发生溢出〔双符号位不同) BUS 四.每小题5分,共15分 1)流程图占3分,控制信号占2分; PCl A DR POIR B BUS 取指 M+DR RW=R M→DR→R DR→R 周期 PC-F1 执行 r2) 执行 (R,) R y+x"Ro 学五复印店 10

...展开详情
试读 40P 北邮计算机组成原理试题多套
立即下载 低至0.43元/次 身份认证VIP会员低至7折
    一个资源只可评论一次,评论内容不能少于5个字
    ColyYang 还可以吧。
    2019-03-06
    回复
    ArthurCaoMH 优秀,很有用,就是有点老,还没答案
    2019-03-03
    回复
    img
    imissrc
    • GitHub

      绑定GitHub第三方账户获取

    关注 私信 TA的资源

    上传资源赚积分,得勋章
    最新推荐
    北邮计算机组成原理试题多套 45积分/C币 立即下载
    1/40
    北邮计算机组成原理试题多套第1页
    北邮计算机组成原理试题多套第2页
    北邮计算机组成原理试题多套第3页
    北邮计算机组成原理试题多套第4页
    北邮计算机组成原理试题多套第5页
    北邮计算机组成原理试题多套第6页
    北邮计算机组成原理试题多套第7页
    北邮计算机组成原理试题多套第8页
    北邮计算机组成原理试题多套第9页
    北邮计算机组成原理试题多套第10页
    北邮计算机组成原理试题多套第11页
    北邮计算机组成原理试题多套第12页

    试读已结束,剩余28页未读...

    45积分/C币 立即下载 >