基于CPLD/FPGA高速数据采集系统的设计

所需积分/C币:14 2021-01-19 22:55:42 223KB PDF
9
收藏 收藏
举报

0 引 言   传统的数据采集系统一般采用单片机,系统大多通过PCI总线完成数据的传输。其缺点是数学运算能力差;受限于计算机插槽数量和中断资源;不便于连接与安装;易受机箱内电磁环境的影响。这些问题遏制了基于PCI总线的数据采集系统的进一步开发和应用。因此,需要一种更为简便通用的方式完成采集系统和计算机数据的交互。   数据采集系统性能的好坏,主要取决于它的精度和速度。在保证精度的条件下应尽可能地提高采样速度,以满足实时采集、实时处理和实时控制的要求。实践表明,采用ARM 32位嵌入式微处理器作为控制器,用USB(通用串行总线)和上位机连接构成的数据采集系统能大大提高系统数据处理的能力,降低

...展开详情
试读 4P 基于CPLD/FPGA高速数据采集系统的设计
立即下载 低至0.43元/次 身份认证VIP会员低至7折
一个资源只可评论一次,评论内容不能少于5个字
您会向同学/朋友/同事推荐我们的CSDN下载吗?
谢谢参与!您的真实评价是我们改进的动力~
  • 至尊王者

关注 私信
上传资源赚钱or赚积分
最新推荐
基于CPLD/FPGA高速数据采集系统的设计 14积分/C币 立即下载
1/4
基于CPLD/FPGA高速数据采集系统的设计第1页

试读结束, 可继续读1页

14积分/C币 立即下载 >