没有合适的资源?快使用搜索试试~ 我知道了~
1引言 运算放大器(简称运放)是模拟电路的一个最通用的单元。所谓全差分运放是指输入和输出都是差分信号的运放,它同普通的单端输出运放相比有以下几个优点:更低的噪声;较大的输出电压摆幅;共模噪声得到较好抑制;较好地抑制谐波失真的偶数阶项等。所以高性能的运放多采用全差分形式。近年来,全差分运放更高的单位增益带宽频率及更大的输出摆幅使得它在高速和低压电路的应用有更多的吸引力。随着日益增加的数据转换率,许多应用需要高速的模数转换器(ADCs),而高速ADCs需要高增益和高单位增益带宽运放来满足其系统精度和快速建立的需要。速度和精度是模拟电路两个最重要的性能指标,然而,对电路这两方面的优化会导致相互矛盾
资源推荐
资源详情
资源评论
模拟技术中的一种高速模拟技术中的一种高速CMOS全差分运算放大器全差分运算放大器
1引言 运算放大器(简称运放)是模拟电路的一个最通用的单元。所谓全差分运放是指输入和输出都是差分信号
的运放,它同普通的单端输出运放相比有以下几个优点:更低的噪声;较大的输出电压摆幅;共模噪声得到较
好抑制;较好地抑制谐波失真的偶数阶项等。所以高性能的运放多采用全差分形式。近年来,全差分运放更高
的单位增益带宽频率及更大的输出摆幅使得它在高速和低压电路的应用有更多的吸引力。随着日益增加的数据
转换率,许多应用需要高速的模数转换器(ADCs),而高速ADCs需要高增益和高单位增益带宽运放来满足其
系统精度和快速建立的需要。速度和精度是模拟电路两个最重要的性能指标,然而,对电路这两方面的优化会
导致相互矛盾
1引言引言
运算放大器(简称运放)是模拟电路的一个最通用的单元。所谓全差分运放是指输入和输出都是
差分信号的运放,它同普通的单端输出运放相比有以下几个优点:更低的噪声;较大的输出电压
摆幅;共模噪声得到较好抑制;较好地抑制谐波失真的偶数阶项等。所以高性能的运放多采用全
差分形式。近年来,全差分运放更高的单位增益带宽频率及更大的输出摆幅使得它在高速和低压
电路的应用有更多的吸引力。随着日益增加的数据转换率,许多应用需要高速的模数转换器
(ADCs),而高速ADCs需要高增益和高单位增益带宽运放来满足其系统精度和快速建立的需
要。速度和精度是模拟电路两个最重要的性能指标,然而,对电路这两方面的优化会导致相互矛
盾的结果
[1]
。所以同时满足这两方面的要求是困难的。折叠共源共栅技术可以较成功地解决这一
难题,这种结构的运放具有较高的开环增益及很高的单位增益带宽。全差分运放的缺点是它外部
反馈环的共模环路增益很小,输出共模电平不能精确确定,因此,一个额外的共模反馈环常常是
必要的,包含共模反馈环的电路称为共模反馈电路(CMFB)
[2,3]
。
2电路结构的选取电路结构的选取
设计一个全差分运算放大器首先要根据其用途选取一种合适的电路结构。对于高速的运算放大
器,希望其在低的电源电压下有尽可能高的单位增益频率,还要考虑开环增益、建立时间、输入
共模范围、输出摆幅、共模抑制比、电源抑制比、功耗等方面性能的限制。
图1是目前常见的几种全差分运算放大器
[4~6]
。图1(a)为一种简单的两级全差分运放,其差分输出
摆幅为2V
sup
-4V
ds,sat
,其中V
sup
是电源电压,V
ds,sat
是晶体管工作在饱和区的最小V
ds
。显然
它的输出摆幅在各种全差分运放结构中最大。该结构的缺点是频率特性差(带宽小、速度受
限)、功耗大、电源抑制比和共模抑制比差。
图1(b)为套筒式共源共栅全差分运放,它的优点是:频率特性好,因为它的次极点值为
g
m3
/C
L1
,C
L1
为M
3
或M
4
源极节点寄生电容,其值远小于图1(a)的C
L
,故图1(b)的次主极点要远
大于图1(a)的次主极点,从而带宽更宽、速度更快;在所有结构中功耗最低,因为这种结构只有
两条电流支路。缺点:共模输入范围及输出摆幅太小,不适于低压工作。
图1(c)是折叠式共源共栅全差分运放。它的优点主要有:频率特性和套筒-级联结构相近,因
为其次极点值为g
m9
/C
L1
,C
L1
为M
10
或M
11
漏极节点的寄生电容,和图1(b)的相近;共模输入
范围及输出摆幅均远大于套筒-级联结构的对应值。其中输出摆幅为2V
sup
-8V
ds,sat
-4V
margin
,
共模输入范围V
T
+V
ds,sat
<V
incom
<V
sup
。缺点:有4条电流支路,功耗大于套筒-级联结构。
从应用角度考虑,所设计的运放要求有尽可能高的速度。以上分析表明,折叠式共源共栅运放与
套筒式共源共栅运放结构均具较高的速度,但是折叠式共源共栅运放与套筒式共源共栅运放结构
相比,输出摆幅较大些。这个优点是以较大的功耗、较低的电压增益、较低的极点频率以及较高
的噪声为代价得到的。尽管如此,折叠式共源共栅运放比套筒式共源共运放结构得到更加广泛的
应用。因为其输出和输入可以短接,而且输入共模电平更容易选取,所以折叠式共源共栅运放结
构更符合我们的设计要求。
3折叠式共源共栅运放折叠式共源共栅运放
折叠式共源共栅运放结构如图2(a)所示,M1,M2是输入驱动管(采用p管输入主要是运放可以有
一个较好的频率特性,因为折叠共源共栅运放的非主极点在输入管的漏端,p管输入要比n管输入
的寄生电容小,频率特性较好。此外由于p管产生的噪声要小于NMOS管产生的噪声,所以这种
结构的噪声性能也要好于n管输入的结构),M6,M7形成折叠共源共栅晶体管。通过控制
M4,M5的偏置电压来取得共模反馈。共模反馈电路包括M12~M19,两个差分对(M14,M15
和M16,M17)把其差分电流转化成一个电流镜负载M18,M19,并从M18输出。为了使输出信
号摆幅最大,共模参考电压值通常为电压源的一半
[6,7]
。
为了使放大器稳定地偏置在所期望的条件下,需要对偏置电路进行优化设计。图2(b)为满足该运
放的偏置电路。
资源评论
weixin_38695293
- 粉丝: 6
- 资源: 956
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功