数字控制在电力电子上的优点增加了数字脉冲调制器(DPWM)的使用。为了提高DPWM分辨率和工作频率,提出一种基于FPGA内嵌时钟管理器的新型DPWM结构。在输入时钟频率不变的情况下利用时钟的相位移动和时钟倍频设计使 DPWM具有更高的分辨率和工作频率。在Spartan-3 FPGA的实验结果表明当输入时钟为50 MHz,DPWM的工作频率为1 MHz,分辨率可以达到625 ps。
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~