多处理器片上系统(MPSoC)技术提出了一种有趣的解决方案,可以减少诸如多媒体应用程序之类的复杂应用程序的计算时间。 在MPSoC架构上实现新的高效视频编码(HEVC / h.265)编解码器成为一个有趣的研究点,可以降低其算法复杂度并解决实时约束。 该实现由一组步骤组成,这些步骤构成了嵌入式系统设计过程的协同设计流程。 协同设计流程的第一个关键步骤是建模阶段,该阶段使设计人员可以做出最佳架构选择,以满足用户需求和平台约束。 诸如HEVC解码器之类的多媒体应用程序是复杂的应用程序,需要不断提高的敏捷性和灵活性。 这些应用程序通常通过数据流技术进行建模。 为了支持动态行为的变化,同时又保留了静态的可分析性,已经提出了几种采用数据流计算模型的调度技术的扩展。 在本文中,使用基于SADF的FSM对HEVC / h.265视频解码器进行建模,以解决在嵌入式体系结构上放置和调度该应用程序的问题。 在建模步骤中,执行高级性能分析以找到解码效率和实现成本之间的最佳平衡,从而降低了系统的复杂性。 本案例研究与在Xilinx Zedboard平台上运行的HEVC / h.265解码器一起使用,该平台提供