没有合适的资源?快使用搜索试试~ 我知道了~
EDA/PLD中的关于可编程系统级芯片(SoPC)应用设计的工具要求
需积分: 0 0 下载量 38 浏览量
2020-11-24
13:09:09
上传
评论
收藏 85KB PDF 举报
温馨提示
试读
2页
对可编程系统级芯片(SoPC)的开发而言,仅仅依靠可编程器件(PLD)在规模和速度方面的进步,依靠使用方便的嵌入式处理器内核,以及依靠其他的IP内核本身是不够的。通过解决系统级的复杂问题,使PLD技术在产品面市时间方面带来好处,需要一种清晰的系统层次的构造方法。 过去, PLD的用户喜爱MAX+PLUS II的集成化特点(一个完全集成的设计实体,包括设计输入、综合、仿真、布局布线和时序分析),今天,同样还是那些用户,却要求最佳的综合工具、最佳的仿真工具和最佳的时序分析工具。PLD布局布线工具必须以某种方式满足这些不断变化的要求,这种方式使得整个设计方法在方向上更加以专用集成电路(ASI
资源详情
资源评论
资源推荐
EDA/PLD中的关于可编程系统级芯片(中的关于可编程系统级芯片(SoPC)应用设计的工)应用设计的工
具要求具要求
对可编程系统级芯片(SoPC)的开发而言,仅仅依靠可编程器件(PLD)在规模和速度方面的进步,依靠使用方便的
嵌入式处理器内核,以及依靠其他的IP内核本身是不够的。通过解决系统级的复杂问题,使PLD技术在产品面市
时间方面带来好处,需要一种清晰的系统层次的构造方法。 过去, PLD的用户喜爱MAX+PLUS II的集成化
特点(一个完全集成的设计实体,包括设计输入、综合、仿真、布局布线和时序分析),今天,同样还是那些用
户,却要求最佳的综合工具、最佳的仿真工具和最佳的时序分析工具。PLD布局布线工具必须以某种方式满足
这些不断变化的要求,这种方式使得整个设计方法在方向上更加以专用集成电路(ASI
对可编程系统级芯片(SoPC)的开发而言,仅仅依靠可编程器件(PLD)在规模和速度方面的进步,依靠使用方便的嵌入式处
理器内核,以及依靠其他的IP内核本身是不够的。通过解决系统级的复杂问题,使PLD技术在产品面市时间方面带来好处,需
要一种清晰的系统层次的构造方法。
过去, PLD的用户喜爱MAX+PLUS II的集成化特点(一个完全集成的设计实体,包括设计输入、综合、仿真、布局布线和
时序分析),今天,同样还是那些用户,却要求最佳的综合工具、最佳的仿真工具和最佳的时序分析工具。PLD布局布线工具
必须以某种方式满足这些不断变化的要求,这种方式使得整个设计方法在方向上更加以专用集成电路(ASIC)为中心。如果这种
新的PLD设计方法正确地构造出来,它将比ASIC技术更快地促进IP内核的应用,并且,支持只有可编程技术才能提供的灵活
性和定制能力。
现在,在高密度器件中使用IP内核已经是非常普遍的做法。尽管用户使用总线接口功能(如 66 MHz的PCI总线)和DSP功能
(如FIR滤波器)已经有几年的时间,IP内核的应用最近又出现了三个基本的变化。首先是现在的专用编程器具有强大的功能和
灵活性。例如,新的FIR编译器包含了一个支持4比特到32比特系数精度的内置系数生成器,可以设计任何抽头数目的滤波
器。该编译器还支持样点的等间隔舍入、内插以及串行和并行的算法结构选项,从而使用户可以按照自己的性能和布局面积要
求优化滤波器,并且,可以容易地修改和重新评价滤波器以满足系统的要求。
在强化设计方法方面采取的第二个重要变化就是现在已有的对各种工业标准开发工具的接口。例如, 现在的FIR 编译器
还能够产生MATLAB、Simulink、VHDL和Verilog HDL 格式的仿真模型,从而与上述各种强大的工具更紧密地连接起来。类
似的支持Reed-Solomon纠错算法等DSP应用的应用编译器也正在开发过程中。
与IP内核的应用有关的第三个重大变化是专门为PLD优化的嵌入式处理器的出现。只有使用了高性能的处理器, SoPC设
计能力的潜力才真正成为可能。在一个理想的开发环境中,设计者将只是简单地编写出体现系统规范的C代码,然后,足够智
能化的开发工具将在嵌入式处理器中划分某些算法,并将其余的算法综合到可编程逻辑中去。然而,遗憾的是,现有的工具还
没有达到如此高级的水平,而在PLD中集成嵌入式处理器会将增加设计的复杂性。新的开发方法必须解决建模、处理器集成和
PLD的设计输入等问题,并且,能够智能化地开发各种总线接口来优化系统性能。
为了优化系统级的解决方案,开发工具必须就处理器内核如何与存储器、外设I/O模块相互作用提供精确和完整的模型。
利用硬核处理器进行设计,通常需要一个描述特定的系统总线操作的处理器总线功能模块,一定的时序关系,以及设计内部处
理器模块与其他模块的接口。使用软核处理器,则需要正确的行为模型来证实PLD内部的具体实现满足处理器子系统的时序规
范。整个SoPC的设计过程必须支持对VHDL或者Verilog仿真、行为仿真以及VHDL和Verilog 测试工具。
保证嵌入式处理器在PLD中成功应用的关键是开发一种直观的方法,用来选择一个指定的处理器,选择所有适用的外设功
能和外部存储器控制器,以及定义存储器映象图。开发工具SoPC Builder使用设计者熟悉的MegaWizard插件完成全部适用选
项的选择。
外设和存储器映象选定后,处理器C代码的生成、实时操作系统(RTOS)的选择以及外设驱动程序的设计也非常关键。对
PLD编程需要用一个集成了嵌入式处理器初始化代码和传统的PLD初始化文件的器件文件。将这些文件集成到一个连贯的过程
中,才能实现成功的编程。
设计方法中采用的IP内核会不断变化,在很多其他的设计方式中,设计方法与现有的ASIC方法紧密结合,而用户正在要
求将从前只与ASIC设计有关的工具应用到PLD设计中。去年,功能和时序仿真对大多数PLD用户还是足够的,但是现在用户
却在期望使用行为仿真工具优化设计过程。为了满足这一需求,Altera在其所有开发工具的应用中包含了利用建模技术实现的
行为仿真功能。这些开发工具还提供了测试功能以加速仿真的过程。
现在,基于仿真向量文件的功率估计工具也已问世。这些工具使用仿真向量文件来代表实际的器件操作,以此来模拟可编
程器件(PLD)的功耗,精度比按照设计规模、时钟速率和节点切换速率来估计功耗的上一代设计工具高得多。用户还期望用基
于最小时序的时序仿真来补充基于典型延迟的时序仿真,从而证实其设计将在所有的操作条件下正常工作。
通常,设计方法发生变化或者是因为新的工具提高了系统性能,或者是因为它们带来的生产效率的提高,缩短了设计周
期。基于C代码的设计和行为综合工具能够缩短设计周期。
今天,对这些提高生产效率的工具的挑战在于:对于现有的HDL方法,从更高层次的抽象能否产生具有比较性的性能?在
ASIC技术能够获得高得多性能的应用场合,PLD的用户通常想充分利用器件的性能。 只有当这些提高生产效率的工具以提供
最优性能的方式解决这种抽象的性能折中时,它们才会有实用价值。当且仅当它们真正可行的时候, PLD的形式验证才是可
行的。
目前,尽管PLD开发工具的性能已经大为提高,人们仍然在持续努力。智能逻辑布局和时序驱动布线技术的新发展正在预
weixin_38664989
- 粉丝: 4
- 资源: 906
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
最新资源
- 基于C++实现二叉树的创建,遍历,添加,查找与删除
- 基于C语言实现二叉树的基本操作
- 毕业设计基于STM32的测量温度与压力的数据处理设计C语言完整源码+论文.zip
- 基于MATLAB的PCA算法人脸识别项目源码+GUI界面+说明文档.zip
- 基于STM32的测量温度与压力的数据处理设计源码+论文(毕业设计).zip
- Vision Transformer 网络对不同氨气氧气浓度轨迹RAS 图像数据集的分类,包含训练权重和数据集、迁移学习
- 基于C51带字库LCD12864(ST7920)的keil工程源码,只支持8位并口通讯(不支持串口),可显示中文.zip
- 基于SI4463射频模块433MD-SMA无线模块软硬件技术资料及(SI4463)IC技术资料文档.zip
- (GPS+北斗+GSM)HLK-GS2503模块软硬件开发资料包硬件参考设计(原理图PCB)+技术文档资料.zip
- 基于BERT+Biaffine结构的关系抽取模型源码+文档说明.zip
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功
评论0