没有合适的资源?快使用搜索试试~ 我知道了~
EDA/PLD中的Xilinx可编程逻辑器件的端接技术
2 下载量 127 浏览量
2020-11-17
10:50:33
上传
评论
收藏 69KB PDF 举报
温馨提示
试读
1页
Xilinx可编程逻辑器件FPGA的SelectIO支持多达⒛种信号接口标准,而每一种标准包括多种驱动电流输出。不同的驱动电流和接口标准,其输出阻抗(内阻)不同,因此需选择相应的匹配电阻。对Xilinx器件,推荐采用串行端接技术。 当选择TTL/CMOS标准24 mA驱动电流时,其输出阻抗大致为13Ω。若传输线阻抗Zo=50Ω,那么应该加一个JJΩ的源端匹配电阻。13Ω+JjΩ=46Ω(近似于50Ω,稍微有一点欠阻尼有助于信号的建立时间)。 当选择其他传输标准和驱动电流时,匹配阻抗会有差异。在高速逻辑和电路设计时,对一些关键的信号,如时钟及控制信号等建议一定要加源端匹配电阻,如图1
资源推荐
资源评论
资源评论
weixin_38648309
- 粉丝: 5
- 资源: 902
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功