没有合适的资源?快使用搜索试试~ 我知道了~
RFID技术中的AD6645型模/数转换器在软件无线电中的应用
0 下载量 165 浏览量
2020-12-13
03:07:31
上传
评论
收藏 86KB PDF 举报
温馨提示
试读
2页
1 引言 软件无线电是基于一种通用的硬件平台,通过加载不同的软件实现不同的无线通信功能,它是一种全新的开放式结构体系,其核心设计思想是在尽可能靠近天线的地方使用宽带A/D转换器,在射频段将信号数字化,在DSP中用软件实现所有功能,受硬件发展水平的限制,目前存在二大瓶颈:一是A/D转换器的速率和性能,二是DSP的处理速度。A/D转换器在系统中所处的位置是很关键的,因为它直接反映软件化的程度,对理想的软件无线电而言,A/D转换器的动态范围必须为100dB-120dB,最大信号输入频率在1GHz-5GHz之间,目前器件发展水平很难实现这些技术指标,即使实现了这些指标,如此大的数据量也是后面的DSP无
资源详情
资源评论
资源推荐
RFID技术中的技术中的AD6645型模型模/数转换器在软件无线电中的应用数转换器在软件无线电中的应用
1 引言 软件无线电是基于一种通用的硬件平台,通过加载不同的软件实现不同的无线通信功能,它是一种全新
的开放式结构体系,其核心设计思想是在尽可能靠近天线的地方使用宽带A/D转换器,在射频段将信号数字化,
在DSP中用软件实现所有功能,受硬件发展水平的限制,目前存在二大瓶颈:一是A/D转换器的速率和性能,二
是DSP的处理速度。A/D转换器在系统中所处的位置是很关键的,因为它直接反映软件化的程度,对理想的软件
无线电而言,A/D转换器的动态范围必须为100dB-120dB,最大信号输入频率在1GHz-5GHz之间,目前器件
发展水平很难实现这些技术指标,即使实现了这些指标,如此大的数据量也是后面的DSP无
1 引言
软件无线电是基于一种通用的硬件平台,通过加载不同的软件实现不同的无线通信功能,它是一种全新的开放式结构体系,其
核心设计思想是在尽可能靠近天线的地方使用宽带A/D转换器,在射频段将信号数字化,在DSP中用软件实现所有功能,受硬
件发展水平的限制,目前存在二大瓶颈:一是A/D转换器的速率和性能,二是DSP的处理速度。A/D转换器在系统中所处的位
置是很关键的,因为它直接反映软件化的程度,对理想的软件无线电而言,A/D转换器的动态范围必须为100dB-120dB,最
大信号输入频率在1GHz-5GHz之间,目前器件发展水平很难实现这些技术指标,即使实现了这些指标,如此大的数据量也
是后面的DSP无法承担的,所以折衷的方案就是进行中频采样。
2 选择依据
A/D转换器的选择既要考虑A/D转换器的性能又要考虑能满足系统所要求的动态范围和性能指标。评价A/D转换器的性能指标
主要有A/D转换位数、无寄生动态为((SFDR)、信噪比(SNR)、转换速率、量化灵敏度等。一般来说A/D转换器的转换
位数越多越好,转换位数越多,其动态范围就越高。由于本设计硬件平台中选用的HSP50214型可编程下变频器输入是14位,
因此选用14位的A/D转换器。在目前的无线电中频方案里,一般都采用欠采样技术,采样频率一般为几十赫兹至上百赫兹,若
对中频为70MHz、带宽为2MHz的信号(AM或FM)采用40MHz采样,由A/D转换器的理论SNR公式可知:
SNR=6.02B+1.76+10Log10(fs/2fmax)dB =6.02×14+1.76+10log10(40×106/2×71×106)dB ≈81dB
式中,B为A/D转换器位数,fs为采样速率,fmax为输入信号的最高频率。在实际测试中,A/D转换器的最后2位会不停变化,
其有效位(ENOB)为12位,代入上式后可得SNR为69dB。所以AD6644和AD6645都能满足要求,由于AD6645的孔径抖动
小于0.2ps,AD6645的孔径抖动小于0.3ps,所以在中频接收系统中用AD6645效果会更好一些。目前市场上的高速采样器件
种类繁多,表1列出一些主流A/D转换器的主要技术参数。
3 主要特点
AD6645是带宽A/D转换器系列中继AD9042(12位41MS/s)和AD6640(12位65MS/s)、AD6644(14
位,40MS/s,65MS/s)后的第四代产品,其主要特点如下:
保持采样率可达80MS/s;
工作带宽达270MHz;
多音无寄生动态范围(SFDR)为100dB;
对200MHz信号采样时采样抖动时间为0.1ps;
数字输出可以在3.3V下工作,便于与数字ASIC接口;
功耗为1.5W。
4 工作原理
如图1所示,AD6645采用3级子区式转换结构,这种设计的好处是保证了转换的精度和速度又实现了较小的功耗和封装尺
寸,AD6645有2个互补的模拟输入端AIN和AIN反,2路输入经过缓冲后先进入第一个保持器TH1,ENCODE脉冲为高时TH1
处于保持状态,TH1的保持值作为5位A/D转换器ADC1的输入,其输出驱动1个5位D/A转换器DAC1。经过延迟后的模拟信号
减DAC1的输出后在TH3的输入端产生第一个剩余信号,保持器TH2补偿由ADC1造成的延迟。
在由1个5位ADC2、5位DAC2和1个TH4组成的第二转换阶段中,TH4保持的第一个剩余信号减去DAC2的量化输出产生第二
个剩余信号作为TH5的输入,TH5驱动最后一个6位A/D转换器ADC3,将ADC1、ADC2和ADC3的输出相加并经数字误差校正
逻辑修正后将得到并行输出的14位二进制补码数据。
5 实际应用
5.1 时钟输入电路
为了保证14位的精度,对AD6645的采样时钟质量要求较高且要具有低相位噪声。为了获得最佳性能,AD6645的时钟必须采
用差分输入,时钟信号可通过1个变压器或电容器交流耦合到ENCODE和ENCODE反脚,这2个引脚在片内被偏置,无需外加
偏置电路,为了提高时钟信号的差分输入质量,本设计采用了Motorola公司的MC100LVE16型低压差分接收器,它的抗抖动
性能非常好,整个连接电路如图2所示,差分输出端Q和Q反的电压较小,和后面的AD6645输入电压不匹配,因此分别加上偏
置电压。
weixin_38608873
- 粉丝: 6
- 资源: 982
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功
评论0