没有合适的资源?快使用搜索试试~
我知道了~
文库首页
课程资源
数据库
数字电路时钟设计
数字电路时钟设计
需积分: 10
17 下载量
98 浏览量
2014-04-20
14:36:16
上传
评论
5
收藏
175KB
DOC
举报
温馨提示
立即下载
这是一篇数字时钟设计的文档,希望能帮到大家
资源推荐
资源评论
数字电路设计——时钟
浏览:36
数字电路时钟设计程序,需要的话,可以下载啊
基于数字逻辑电路的数字钟的设计
浏览:19
本次设计中数字钟基于纯数字逻辑电路,包括振荡器、分频器、计数器、译码器、显示器等基本部分,每个部分都能实现功能。
课程设计数字时钟
浏览:22
用DS18B20制作了一款数字时钟,可调节时间,可选择通过数码管或LCD1602显示
数字逻辑电路课程设计之数字电子时钟
浏览:27
(1) 时钟功能: 采用数码管显示累计时间,以24小时为周期。 (2) 校时功能: 能快速校准“ 时”、“分”、“ 秒”的功能。 (3) 整时报时功能: 具体要求整点前鸣叫5 次低音( 500 Hz ) , 整点时再鸣叫一次高音(1 000 Hz左右) , 共鸣叫6 响, 两次鸣叫间隔0 .5 s。 (4) 计时准确: 每天计时误差不超过10 s。
数字逻辑课程设计数字时钟
浏览:165
3星 · 编辑精心推荐
1.设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。 2.由晶振电路产生1HZ标准的信号。分、秒为六十进制计数器,时为二十四进制计数器。 3.可手动校正时、分时间和日期值。
数字逻辑课设:数字时钟(logisim文件).circ
浏览:51
注意:先按快捷键Ctrl+K让时钟自动跳动!!! 利用logisim软件实现数字时钟。 要求: 1. 利用logisim自带的元器件:各种逻辑门(Gate)、触发器(Flip-Flop)、7段数码管(7-Segment Display)等实现显示时、分、秒的数字钟。 2. 两位数码管显示小时并满24进位,两位显示分钟和两位显示秒钟的数码管满60进位。 3. 制作子电路芯片实现7490/74390
数电实验报告 数电部分 计数器
浏览:86
4星 · 用户满意度95%
这是我们做过的一些基本的实验报告,包括电路图和仿真波形,听好的资源!共享一下
数字钟设计 计数器
浏览:167
电路系统由秒信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路、整点报时电路组成。
数字钟计时器的设计与制作
浏览:155
5星 · 资源好评率100%
用74LS系列芯片设计的具有时,钟,秒计时功能的电子钟,具有校时和整点报时功能,附有元器件和PCB原理图 二、设计要求: 1、 用中、小规模TTL组件设计一个能显示时、分、秒的数字钟。要求具有校时功能。扩展功能可考虑整点报时(此项不作基本要求)。 2、 在数字逻辑机(或外加面包板)上安装、调试成功,即算完成。 3、 编写设计报告。设计报告要求有:方案选择、各部分的工作原理及设计过程、器件
数字逻辑电路课程设计报告 课题:数字钟
浏览:68
5星 · 资源好评率100%
基本要求 1) 设计一个有“时”、“分”、“秒”(23h59m59s)十进制显示,“秒”使用发光二极管闪烁显示,同时成为小时与分钟的显示分隔。 2)具有校时电路,对当前时间进行校时。具有校时、校分、校秒功能。 3) 用中小规模集成电路组成电子钟,并在实验箱上进行组装、调试。 4)画出框图和逻辑电路图,写出设计、实验总结报告。 4)选做 a)闹钟系统 b) 整点报时功能。在59分59秒时输出1000
数字电路的设计
浏览:179
数字电路的设计与应用.大家可以看看.有用无害.
数字电路设计
浏览:103
《数字电路与系统设计》学习课件,参考资料,基于XILINX FPGA的多核嵌入式系统设计基础
数字电路时钟设计verilog语言编写--.doc
浏览:201
数字电路时钟设计verilog语言编写--.doc
数字电路时钟设计verilog语言编写~~.doc
浏览:28
数字电路时钟设计verilog语言编写~~.doc
中山大学数电实验时钟设计大作业
浏览:158
5星 · 资源好评率100%
另一个学长的dsn文件是有问题的......这个没问题,不过用的是同步设计,其实异步设计不用这么麻烦。
数字电子钟逻辑电路
浏览:46
数字电子钟逻辑电路,包含时间,星期的表示,校时电路和整点报时电路
数字逻辑课程设计 弹道计时器的设计
浏览:131
4星 · 用户满意度95%
数字逻辑课程设计 是建好的工程,打开直接运行。需要用Proteus 8 Professional模拟器软件打开 1.功能分析 由题意可知,弹道计时器的主要功能是测量子弹等发射物穿过起始传感器和终止传感器 之间的距离所需要的时间,并将该时间显示出来。因此,该计时器需要由方波信号发生器、控 制电路、计数器和译码显示器等几个部分组成。控制电路收到起始传感器产生的信号ST后, 在一定频率脉冲作用下启动
使用Logisim来创建一个16位多时钟周期CPU
浏览:41
5星 · 资源好评率100%
使用Logisim来创建一个16位多时钟周期CPU。实现基本的CPU指令。SUB,AND,OR等10多个。
数字逻辑课程设计 时钟(修订)
浏览:49
纯VHDL文件 拥有闹铃 整点报时 日历 使用方法(打开文件shizhong.gdf文件编译即可(本人使用maxplus))
简易数字钟的设计(数字逻辑与数字系统课设)
浏览:51
基本要求 1、能进行正常的时、分、秒、 0.99秒的计时功能,分别由8个数码管显示24小时、60分钟、60秒钟、0.99秒的计数器显示。 2、能利用实验系统上的按键实现“校时”“校分”功能: ⑴按下“SA”键时,计时器迅速递增,并按24小时循环,计满23小时后回“00”; ⑵按下“SB”键时,计分器迅速递增,并按60分钟循环,计满59分钟后回“00”,但不向“时”进位; ⑷要求按下“SA”、“SB
数字逻辑课设:简易秒表设计(logisim文件).circ
浏览:117
注意:先按快捷键Ctrl+K让时钟自动跳动!!! 利用logisim软件完成简易秒表设计。 要求: 1、具有时钟源产生1S的信号 2、能够通过数码管显示,显示最大值为59,具有时间暂停功能 3、能够通过按键清除上次计数时间值
数字逻辑实验
浏览:136
基于Libero的数字逻辑设计仿真及验证实验实验报告(实验4到8数字逻辑实验,4--8章节的
评论
收藏
内容反馈
立即下载
资源评论
资源反馈
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~
联系上传者
评论
u014469178
粉丝: 0
资源:
1
私信
上传资源 快速赚钱
我的内容管理
展开
我的资源
快来上传第一个资源
我的收益
登录查看自己的收益
我的积分
登录查看自己的积分
我的C币
登录后查看C币余额
我的收藏
我的下载
下载帮助
前往需求广场,查看用户热搜
最新资源
fw出生.caf
matlab-code
STM32F411CEU6-demo
小结plus、Redis的配置,基础包
ssm基于微信小程序的校园导航系统2tb1v演示录像2022.zip
test4
seata环境搭建以及官方示例的坑
VR/AR开发.pdf
AUTOSAR-CP-EXP-LayeredSoftwareArchitecture
DeepWalk代码实战-维基百科词条图嵌入可视化
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功