高速电路(PECL、LVECL、CML、LVDS)接口原理与应用

所需积分/C币:26 2013-06-06 09:47:33 300KB PDF

高速电路(PECL、LVECL、CML、LVDS)接口原理与应用
电路 电路已经无法适应越来越高的工作速率, 最先由 公司提出标准 电路(即发射极耦合逻辑电路)是一种非 饱和型的数字逻辑电路,电路内晶体管工作在 线性区或截止区,速度不受少数载流子的存储 时间的限制,所以它是现有各种逻辑电路中速 度最快的一种电路能满足高达 工 作速率 电路实例 线接收器 电路原理 线接收器电路由三部分组成 晶体三极管 、组成差分放大器,这是电路的核心, 差分放大器只能工作在线性放大区和截止区,才能得到高速率的 性能 其中组成恒流源,它具有很大的交流等效电阻,远大于集电 极、,因此具有很强的直流负反馈,同时起到发射极耦合 作用 是发射极跟随器输出电路,它的作用是:电平位 移,使输岀的共模电平与下一级电路的输入共模电平 相匹配;作为输出驱动即缓冲级,提供电流放大和低输岀阻抗 和二极管、组成带温度补偿的偏置电源(参考 源),它使差分放大器可靠地工作在线性放大区 即等于输入、输出的共模电平, 注意! 电路的输入端不一定有内部偏置; 电路一定是射极开路输出的。 电路特点 核心部分是差分放大器,有利于提高工作速率;差分放大器作 为电流开关,工作在放大区或截止区 电路内工作时电压摆幅小(单端最大 ,速率越高摆幅更 卜,最小 左右),要求晶体管工作点稳定性好。 输入和输出端的共模电压都是 在电源电压相同时, 可以把 电路的输入端和输出端直接相连,有利于简化电 路,减少芯片外围元件。 电路输入端必须建立偏置电压: ,空闲的输入 端不能浮空,必须有同样的偏置电压;有些芯片提供 )输出,可以很方便地用于输入端偏置。 或 )引脚要接去耦电容 电路通常有多个引出端,在每个引脚旁都要加去 耦电容,以保证电路在高频下正常工作。 功耗大,为此输出射随器的负载电阻只得外接 电路的优点 速度快 晶体管工作时不进入饱和状态,只工作在线性区和截止区,没有 少数载流子的存储现象,开关时间大为缩短;集电结电容大大减 小,时间常数也相应减小,电路的传输延迟时间就很短;电 路的逻辑电平摆幅小(单端小于 在动态转换过程中各 个结上的电压变化对结电容(包括寄生电容)的充放电时间很短 逻辑功能强 扇出能力强 输入阻抗高( ),输出阻抗低(约~Ω),因此它的 直流扇出负载数可以高达。 噪声低 差分电路两臂交替工作,电源总电流基本恒定,电流尖峰很小; 电压摆幅小,并且采用差分对或传输线传输信号,对外串扰和受 外界干扰都减小了 便于数据传输 电路的缺点 电路的主要缺点: 电路的直流功耗大,实际上,工作速率的 提高是以牺牲功耗为代价换取来的 电路 由标准发展而来,在电路中省去 了负电源,较电路更便于使用 信号的 摆幅相对要小,这使得该逻辑更适合于高速 数据的串行或并行连接,由于电路是采用 电源供电,是接地的,这样做虽有一些 优点,但负电源还是很麻烦 由标准发展而来,采用供电,可以 和系统内其他电路共用一个正电源供电 号的摆幅相对要略小些。 电路接口输出结构 VCC ■■■ oUT+ OUT- 50g2 50g cc-20v PECL Termination

...展开详情

评论 下载该资源后可以进行评论 4

qq_37529064 这个不错 可以
2018-08-21
回复
loozia 介绍很仔细,学习了。
2015-09-26
回复
chec123 内容简单明了,有帮助
2015-09-13
回复
ellbin 介绍非常详细,很实用
2014-03-21
回复
img
chenqi1285

关注 私信 TA的资源

上传资源赚积分,得勋章
最新资源