COM 载板设计之七:PCIe
2.2 PCIe 一般介绍
PCIe 提供了一种可裁减高速串行 I/O 点到点的总线连接。PCIe 的 LAN 是一个全双工的通
道,由一对接收差分对和一对发送差分对构成。PCIe 的带宽可以通过增减 LANE 数来调整。
PCIe 规范定义了 x1,x4,x8,x16 和 x32 的连接宽度。每个 LAN 的原始数据传输速率是
2.5Gbps @ 1.25GHz。
PCIe 易于使用,但必须满足设计规则。最重要的规则是 PCIe LAN 必须以差分对形式布线。
PCIe 设计规则在 PCB 设计一节中有详细讨论。显然 PCIe 的布线要比 PCI 容易的多,因为
线少多了。
2.2.1 COM Express A-B 连接器和 C-D 连接器的 PCIe 组
COM Express 类型 2 模块有两组 PCIe LANE,一组 PCIe 由 6 个 LANE 构成,用于通用目
的。另一组由 16 个 LANE 组成,用于图形显示接口,我们称之为 PEG 接口。某些 PEG 接
口在不用作外部图形接口时可以作为通用 PCIe 接口使用,但是这样看 COM 模块的芯片集
是否支持这种用法。
2.3 通用目的的 PCIe 通道
2.3.1 通用目的的 PCIe 信号定义
通用目的的 PCIe 接口由 6 个 LANE 组成,如表 4:
信号 脚
描述 I/O 注释
PCIE_RX0+
PCIE_RX0-
B68
B69
PCIe 通道 0,接收输入差分对 I PCIE
PCIE_TX0+
PCIE_TX0-
A68
A69
PCIe 通道 0,发送输出差分对 O PCIE
PCIE_RX1+
PCIE_RX1-
B64
B65
PCIe 通道 1,接收输入差分对 I PCIE
PCIE_TX1+
PCIE_TX1-
A64
A65
PCIe 通道 1,发送输出差分对 O PCIE