没有合适的资源?快使用搜索试试~
我知道了~
文库首页
行业
电信
卫星突发通信用LDPC编译码器的研究与实现.pdf
卫星突发通信用LDPC编译码器的研究与实现.pdf
ldpc
需积分: 10
1 下载量
113 浏览量
2021-03-14
14:12:13
上传
评论
收藏
5.4MB
PDF
举报
温馨提示
立即下载
卫星突发通信用LDPC编译码器的研究与实现
资源推荐
资源评论
LDPC编译码技术的研究与实现.pdf
浏览:6
LDPC编译码技术的研究与实现
高速卫星通信中LDPC编译码器的研究与FPGA实现.pdf
浏览:171
高速卫星通信中LDPC编译码器的研究与FPGA实现
LDPC码算法研究与ASIC实现.pdf
浏览:118
LDPC码算法研究与ASIC实现
论文研究-高吞吐率LDPC码译码器实现 .pdf
浏览:19
高吞吐率LDPC码译码器实现,陈为刚,赵玉冰,采用现场可编程逻辑门阵列(FPGA)实现的低密度奇偶校验(LDPC)码译码器无法充分利用其块随机接入存储器(块RAM或Block RAM)。针对这�
近地通信系统中高速LDPC译码器的研究和实现.pdf
浏览:201
近地通信系统中高速LDPC译码器的研究和实现
一种可变码长码率QC-LDPC编译码芯片设计与实现.pdf
浏览:97
一种可变码长码率QC-LDPC编译码芯片设计与实现.pdf
论文研究-光通信中LDPC码的编译码算法研究 .pdf
浏览:107
光通信中LDPC码的编译码算法研究,康浩,席丽霞,针对40Gb/s DQPSK光通信传输系统,研究了低密度奇偶校验(low-density parity-check LDPC)码的基于高斯消去的编码算法、LLR BP译码算法、最小和译��
基于FPGA的LDPC码编译码器联合设计.pdf
浏览:129
基于FPGA的LDPC码编译码器联合设计.pdf
LDPC编译码仿真[归类].pdf
浏览:63
LDPC编译码仿真[归类].pdf
论文研究-一种新型的LDPC译码器设计 .pdf
浏览:190
一种新型的LDPC译码器设计,钟贵锋,李庆,摘要:性能逼近Shannon限的低密度奇偶校验(Low-Density Parity-Check, LDPC) 纠错码,在实际应用中需要解决的问题是尽可能降低译码的复杂度。��
基于FPGA的WIMAX LDPC码译码器设计与实现.pdf
浏览:160
基于FPGA的WIMAX LDPC码译码器设计与实现.pdf
可配置LDPC码译码器的FPGA设计与实现.pdf
浏览:69
可配置LDPC码译码器的FPGA设计与实现.pdf
高效LDPC译码器的优化与FPGA实现.pdf
浏览:198
高效LDPC译码器的优化与FPGA实现.pdf
论文研究-多码率LDPC码编译码器的FPGA实现 .pdf
浏览:73
多码率LDPC码编译码器的FPGA实现,唐兴国,魏东兴,本文提出了多码率低密度校验码(Low Desity Parity Check codes,LDPC码)编译码器的FPGA实现方案。采用优化Efficient编码算法提出了LDPC码编码器�
ldpc码编译码算法研究 2.pdf
浏览:95
ldpc码编译码算法研究 2.pdf
GPU的QC-LDPC码译码器设计与实现.pdf
浏览:187
GPU的QC-LDPC码译码器设计与实现.pdf
QC-LDPC码编码器的FPGA实现.pdf
浏览:51
5星 · 资源好评率100%
QC-LDPC码编码器的FPGA实现.pdf
WIMAX LDPC码译码器的FPGA实现.pdf
浏览:100
WIMAX LDPC码译码器的FPGA实现.pdf
非规则LDPC码编码器的FPGA实现.pdf
浏览:183
非规则LDPC码编码器的FPGA实现.pdf
基于Matlab的LDPC码研究及实现.pdf
浏览:93
。
高吞吐率LDPC码编译码器的FPGA实现.pdf
浏览:188
高吞吐率LDPC码编译码器的FPGA实现.pdf
一种全并行LDPC译码器及FPGA实现方法.pdf
浏览:151
一种全并行LDPC译码器及FPGA实现方法.pdf
800Mbps准循环LDPC码译码器的FPGA实现.pdf
浏览:191
800Mbps准循环LDPC码译码器的FPGA实现.pdf
低资源消耗多边类型LDPC码译码器的FPGA实现.pdf
浏览:191
低资源消耗多边类型LDPC码译码器的FPGA实现.pdf
CCSDS标准深空通信LDPC编译码程序仿真
浏览:88
5星 · 资源好评率100%
CCSDS标准深空通信LDPC编译码程序仿真
论文研究-多核架构下LDPC双向并行编译码的设计与实现 .pdf
浏览:169
多核架构下LDPC双向并行编译码的设计与实现,杨剑飞,李绍胜,基于传统的LDPC(Low-Density Parity-Check,低密度奇偶校验码)串行编译码在多核架构下的实现,本文运用OpenMP建立并行模型,结合负载均衡和同
电力线通信中LDPC译码器的优化设计与实现.pdf
浏览:10
电力线信道的噪声干扰很强,严重影响通信系统性能。文章提出了一种适于电力线通信中LDPC码的译 码器硬件结构优化方法,并通过FPGA设计实现。算法的修正过程只包含简单的算术和逻辑运算,便于FPGA 实现。本文方案提供的结构与常用的部分并行译码结构相比,节省了大量硬件资源。经软硬件仿真验证,硬件 BP实现结构性能接近浮点BP算法,能应用于电力线通信等信噪比较低的传输领域。
评论
收藏
内容反馈
立即下载
资源评论
资源反馈
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~
联系上传者
评论
秦岭熊猫
粉丝: 223
资源:
144
私信
上传资源 快速赚钱
我的内容管理
展开
我的资源
快来上传第一个资源
我的收益
登录查看自己的收益
我的积分
登录查看自己的积分
我的C币
登录后查看C币余额
我的收藏
我的下载
下载帮助
前往需求广场,查看用户热搜
最新资源
铸铁检验平台 电机试验平台精度要求 试验台底座北重厂家
可以实现增删改遍历的双向链表
UP6500-195.CR1X
Matlab实现SSA奇异谱分析信号分量可视化(完整源码和数据)
Swift语言.zip0000002
video_20240425_124410_edit.mp4
IMG_20240425_120538.jpg
My Complete Genome_6k Base-Pairs of Phenotype SNPs_Complete Raw Data.zip
qt 的mqtt测试demo
移动应用开发教程-zip.zip
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功