数字电路课程设计之超前进位加法器.doc

所需积分/C币: 15
浏览量·147
DOC
211KB
2020-04-12 23:17:42 上传
身份认证 购VIP最低享 7 折!
succguan
  • 粉丝: 2
  • 资源:
    5
前往需求广场,查看用户热搜
上传资源 快速赚钱
精品专辑
内容简介:基于 Verilog 的四位超前进位加法器设计一、设计目标 使用 Verilog 语言实现四位超前进位加法器设计,并使用 Quartes 编写程序,使用 modelsin 进行仿真验证设计二、原理介绍超前进位加法器(图为全加器)Gi123123BiAi123123PiSiCi123Ci+1从上图可以得到以下表达式Pi=AiBi;Gi=AiBi;可以得到输出与进位表达Si=PiCi;Ci+1=Gi+PiCi;Gi 为进位产生,不管输入进位 Ci 为什么,只要 Ai 与 Bi 为 1 时,它将产生进位。Pi 称为进位传输,因为它与从 Ci 到 Ci+1 的进位传输有关 注意 C4 并不需要...