HSPICE 信号完整性应用举例
在用HSPICE分析高速数字信号完整性过程中,一般把整个电路
分成很多部分写成子电路或整理成库,需要这样做的包括,数据产
生器、缓冲器、传输线、封装模型和连接器等等。如下图所示:
而最主要的就是两个部分,其一是 IBIS 模型(.ibs 文件,可以
表示缓冲器及其内部封装寄生参数部分),其二是 S 参数模型(.snp
文件,可以表示传输线、封装、连接器等等部分),本文将先介绍
HSPICE 关于 IBIS 的应用,然后介绍其关于 IBIS 模型和 S 参数混合
仿真的例子。
(1)假如有下面一拓扑结构有待仿真(IBIS 应用例子):
如图所示,每根传输线的特性阻抗为 50 欧,延迟为 0.5ns,每
段负载电容为 8pf,IBIS 文件采用 mysimple_buffer.ibs,模型采用