没有合适的资源?快使用搜索试试~
我知道了~
文库首页
开发技术
其它
eda设计秒表数码管显示
eda设计秒表数码管显示
共77个文件
cdb:11个
qmsg:9个
hdb:9个
HDL语言
需积分: 14
8 下载量
197 浏览量
2015-08-09
17:37:18
上传
评论
3
收藏
294KB
ZIP
举报
温馨提示
立即下载
通过模块化进行秒表的编译,分成四个模块,最后用数码管显示数值
资源详情
资源评论
收起资源包目录
秒表.zip
(77个子文件)
eda2
db
miao.hif
2KB
miao.tmw_info
113B
miao.cmp0.ddb
49KB
prev_cmp_miao.fit.qmsg
24KB
miao.cmp.tdb
27KB
miao.pre_map.cdb
7KB
miao.db_info
137B
miao.eco.cdb
161B
miao_global_asgn_op.abo
158KB
miao.lpc.rdb
457B
miao.fit.qmsg
24KB
miao.cmp.logdb
4B
miao.rtlv.hdb
10KB
miao.syn_hier_info
0B
miao.cmp.kpt
335B
miao.rtlv_sg_swap.cdb
932B
miao.cmp.cdb
25KB
miao.asm.qmsg
2KB
miao.rtlv_sg.cdb
8KB
miao.hier_info
3KB
miao.cmp.rdb
17KB
miao.(2).cnf.cdb
3KB
miao.(0).cnf.cdb
1KB
miao.(1).cnf.cdb
2KB
miao.sld_design_entry.sci
154B
miao.sgdiff.hdb
10KB
miao.cmp.hdb
10KB
miao.tan.qmsg
27KB
prev_cmp_miao.tan.qmsg
27KB
miao.map.hdb
10KB
miao.(0).cnf.hdb
667B
miao.(3).cnf.cdb
3KB
miao.(3).cnf.hdb
1KB
prev_cmp_miao.qmsg
69KB
miao.cbx.xml
86B
miao.sgdiff.cdb
6KB
miao.map.qmsg
16KB
miao.pre_map.hdb
10KB
miao.lpc.html
2KB
miao.(1).cnf.hdb
2KB
miao.(2).cnf.hdb
1KB
miao.map.logdb
4B
prev_cmp_miao.asm.qmsg
2KB
miao.map.cdb
7KB
miao.tis_db_list.ddb
174B
miao.lpc.txt
2KB
miao.sld_design_entry_dsc.sci
154B
prev_cmp_miao.map.qmsg
16KB
miao.bsf
2KB
miao.fit.summary
367B
number.v
1KB
SMG_MIAOBIAO.v
927B
number.v.bak
1KB
miao.done
26B
sopc_builder_log.txt
0B
miao.map.summary
306B
smg.v
598B
miao.flow.rpt
7KB
miao.asm.rpt
5KB
smg.v.bak
614B
incremental_db
compiled_partitions
miao.root_partition.map.kpt
29KB
README
653B
miao.tan.summary
1001B
miao.dpf
239B
miao.fit.smsg
334B
miao.fit.rpt
64KB
number.bsf
2KB
miao.map.smsg
250B
miao.tan.rpt
70KB
.sopc_builder
filters.xml
65B
miao.v
530B
SMG_MIAOBIAO.bdf
7KB
miao.qsf
3KB
miao.qpf
1KB
miao.map.rpt
22KB
serv_req_info.txt
4KB
miao.pin
15KB
共 77 条
1
评论
收藏
内容反馈
立即下载
评论0
去评论
最新资源
自动驾驶-感知技术-车道线检测量产经验分享.pdf
nginx安装部署所需要的文件模板
nginx安装部署所需要的文件模板
KCN-PPT(latex版本)
a2_1.apk
MFC自定滑动条最终效果
自动驾驶-感知技术-车道线检测中的坐标系转换.pdf
2024软件安全测试.doc
基于ros的人脸追踪,下位机采用stm32,舵机云台
IB76PMDS-ME-F2-UPDATE
qq_30472531
粉丝: 0
资源:
3
私信
上传资源 快速赚钱
前往需求广场,查看用户热搜
相关推荐
数码管显示秒表
数码管显示秒表 c编程代码 用到单片机中断程序!值得学习和借鉴!
eda的数码管显示工程
这是一个关于eda的资料,对大家了解数码管很有帮助,可以开阔思路
EDA实验8 数码管扫描显示的设计
EDA实验 数码管扫描显示的设计 用VHDL语言设计一个数码管动态扫描显示控制器,其顶层电路框图如图8-1所示,顶层电路原理图如图8-2所示。本电路具有预置输入功能,能够自动检测四位输入数据
4星 · 用户满意度95%
数码管当秒表的程序
数码管当秒表的程序,利用单片机进行控制。
verilog 实现的0-9 计数器数码管显示
verilog 0-9计数器数码管显示,在实验箱上进行过测试的!!
eda电子秒表
eda电子秒表
数字秒表 课程设计 0:00:00~9分59秒99毫秒
数字秒表 课程设计 主要包括启动、暂停、继续和清零等功能,计数范围是0:00:00~9分59秒99毫秒
4星 · 用户满意度95%
用VerilogHDL语言编写的基于FBGA的四位数字式秒表
秒表输出的值显示范围为00.00~99.99,高位在前,低位在后,数码管显示需要经过BCD-七段数码管编译(实际程序编写的是八段的数码管——即加上)。上电后,显示0000,利用两个按钮S1、S2控制计时。程序是经过老师的试验箱测试过的,能够完成秒表的基本功能
基于FPGA的数字秒表设计与仿真
数字集成电路作为当今信息时代的基石,不仅在信息处理、工业控制等生产领域得到普及应用,并且在人们的日常生活中也是随处可见,极大的改变了人们的生活方式。面对如此巨大的市场,要求数字集成电路的设计周期尽可能短、实验成本尽可能低,最好能在实验室直接验证设计的准确性和可行性,因而出现了现场可编程逻辑门阵列FPGA。
verilog语言实现数字钟的设计
采用verilog语言实现数字钟的设计,采用quarters2语言环境。
4星 · 用户满意度95%
秒表 数码管显示
利用单片机内部定时器做的秒表,数码管显示,可以控制开始计数和暂停
秒表计时器 数码管显示
60秒数码管显示。有电路图 程序 有两个按键 一个开始 一个暂停。
3星 · 编辑精心推荐
eda数字秒表的设计
eda数字秒表的设计
按键加1减1,数码管显示秒表实验
按键加1减1,数码管显示秒表实验 ~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~希望对大家有帮助
5星 · 资源好评率100%
数码管显示秒表(汇编)
数码管显示秒表,c51,个人实验程序。希望对大家有用。数码管显示秒表,c51,个人实验程序。希望对大家有用
数码管显示0-9代码
arduino中的资源,是关于用数码管显示数字从0-9的代码
5星 · 资源好评率100%
一种基于FPGA的数字秒表设计方法
文中介绍了一种基于FPGA的数字秒表设计方法。采用VHDL硬件描述语言, 运用ModelSim等EDA仿真工具。该设计具有外围电路少、集成度高、可靠性强等优点。最后经实验验证, 该数字秒表计时准确, 输入信号能准确控制秒表运行。系统所采用的自上而下的模块化设计方法, 对于其他复杂的系统设计也有很强的借鉴意义。
5星 · 资源好评率100%
EDA/PLD中的基于FPGA的8段数码管动态显示IP核设计
引言 数码管可显示简单的字符和数字,由于其价格低廉、性能稳定、显示清晰、亮度高、使用电压低、寿命长,在工业生产、交通运输、仪器仪表及家用电器等场合得到广泛应用。然而,开发基于NiosⅡ的嵌入式系统时,Builder开发工具中没有提供现成的数码管显示IP核,这使设计者工作量增加。这里把数码管控制器设计为一个共阴极(或共阳极)7段数码管动态显示IP核,并给出此核的一个参考驱动程序。在系统设计中,
FPGA实现多功能数字钟(Verilog).rar
使用Verilog实现的多功能数字钟(时钟,闹钟(设置、闹钟音乐)、整点报时、秒表、数码管显示),包含所有的rtl主体代码,和testbench仿真代码。以及使用的fpga驱动beep演奏音乐的原理
5星 · 资源好评率100%
EDA(verilog)课程设计报告
06级的EDA(verilog)课程设计报告,包括:抢答器,密码锁,电子钟,交通灯控制系统,键盘接口等,感谢师兄的分享,有需要的就下吧
3星 · 编辑精心推荐
VHDL三人表决器(带数码管字符显示)
通过数码管显示表决结果,单2票及2票以上通过时显示PASS,否则显示STOP
4星 · 用户满意度95%
多功能数字钟 1602显示温度 年月日时分秒
1602显示温度 年月日时分秒 可调 加闹铃
5星 · 资源好评率100%
基于FPGA的Verilog语言的计时器和倒计时的系统设计
功能描述: 1.计时器:24小时计时器由2个60进制加计数器和I个24进制加计数器构成,输入CLK为1Hz(秒)的时钟,经过60进制加计数后产生1分钟的进位时钟信号,再经过60进制加计数后产生I小时的进位时钟信号送给24进制加计数器进行加计数,当加计数到达23: 59; 59后,再来一个秒脉冲,产生时的进位输出。将两个60进制加计数器和-一个24进制加计数器的输出送数码管显示,得到计时器的显示结果
基于51单片机的数码管秒表显示
通过按键控制开始、清零、暂停和停止能够准确计时并显示,开始显示00:00:00,最大计时09:59:99、最大精确到0.01秒。
数码管显示控制电路设计
西北工业大学数字逻辑实验报告数码管显示控制电路设计
4星 · 用户满意度95%
7段数码管显示设计
数码管选通控制信号分别对应4 个数码管的公共端,当某一位选通控制信号为高电平 时,其对应的数码管被点亮,因此通过控制选通信号就可以控制数码管循环依次点亮。一个 数码管稳定显示要求的切换频率要大于50Hz,那么4 个数码管则需要50×4=200Hz 以上 的切换频率才能看到不闪烁并且持续稳定显示的字符。
51单片机数码管秒表显示
51单片机数码管秒表显示,程序很简单,初学单片机者适用
数码管秒表显示课程设计(proteus仿真)
1.基于c51静态数码管秒表显示 2.数码管秒表显示仿真图 3.数码管秒表c语言程序
3星 · 编辑精心推荐
电压表设计 数码管显示
基于stc89c51的电压表数码管显示。
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功
评论0
最新资源