:本文通过对CMOS可编程分频器原理的分析与研究.提出了一种新的可实现任意分频的可编程分频器结构,这种结构 大大提高了可编程分频器的输入带宽,同时功耗不大,抗干扰能力强,可适用于锁相环、频率综合器的设计中。该设计在宏 力CMOS 0.18urn工艺下通过仿真和验证.输入频率可以达到3.3G Hz。 关
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~