下载 >  课程资源 >  专业指导 > VERILOG——HDL

VERILOG——HDL

本书简要介绍了Verilog硬件描述语言的基础知识,包括语言的基本内容和基本结构 ,以及利用该语言在各种层次上对数字系统的建模方法。书中列举了大量实例,帮助读者掌握语言本身和建模方法,对实际数字系统设计也很有帮助。本书是Verilog HDL的初级读本,适用于作为计算机、电子、电气及自控等专业相关课程的教材,也可供有关的科研人员作为参考书。
2009-06-10 上传大小:3.98MB
分享
收藏 举报
设计与验证:Verilog HDL(清晰PDF).pdf

全书共分9 章,各章内容简要介绍如下。 • 第1 章:介绍HDL 的设计方法, Verilog 与VHDL 、C 等语言的区别,以及 HDL 语言的设计与验证流程。 • 第2 章:介绍Verilog 的语言基础. • 第3 章:重点介绍Verilog 的3 种描述方法和不同的设计层次. • 第4 章:介绍RTL 建模的概念和一些常用电路的Verilog 设计方法,最后引申 出Verilog 语言的可综合子集。 第5 章:总结了常用的RTL 同步设计原则,逐一介绍了设计模块的划分、设 计组合逻辑和时序逻辑时应该注意的问题,以及优化RTL 代码的方法等内 容. • 第6 章:介绍状态机的设计方法和技巧。 • 第7 章:介绍如何搭建测试平台,对设计进行验证。 • 第8 章:详细描述了Verilog 语言的语义和仿真原理,是Verilog 语言的精髓所 在. • 第9 章:总结并展望HDL 和HVL 的发展趋势。

立即下载
verilog hdl

verilog HDL examples ,基于verilog的非常实用的一些举例链接,可以直接下载

立即下载
Verilog HDL设计与实战 (文字版)和Verilog HDL程序设计实例详解

《Verilog HDL设计与实战》力求提供一种快速入门的方法,适用于电子相关专业的大学生,以及FPGA的初学者和对FPGA有兴趣的电子工程师,5积分转给需要的同学,让我们一起奋战三星期,造个计算机! 目录 第一部分 ModelSim与Quartus Ⅱ的基本操作 第1章 ModelSim仿真工具与Quartus Ⅱ开发工具的基本操作 1.1 ModelSim仿真操作 1.1.1 新建ModelSim工程及源代码 1.1.2 ModelSim工程及代码编译 1.1.3 ModelSim工程的仿真运行 1.2 quartus Ⅱ开发工具的基本操作 1.2.1 Quartus Ⅱ工程的新建 1.2.2 quartus Ⅱ源代码设计 1.2.3 Quartus Ⅱ工程的编译与综合 1.2.4 Quartus Ⅱ工程的功能仿真 1.2.5 quartus Ⅱ工程的时序仿真 1.2.6 Quartus Ⅱ工程的FPGA引脚分配 1.2.7 Quartus Ⅱ工程的三种下载配置方式 1.3 quartus Ⅱ与ModelSim联合开发的基本操作 1.3.1 quartus Ⅱ代码设计与工程编译 1.3.2 Quartus Ⅱ调用ModelSim仿真 1.4 Quartus Ⅱ自带逻辑分析仪的基本操作 1.4.1 新建SignalTap Ⅱ Logic Analyzer逻辑分析仪文件 1.4.2 SignalTap工具的基本操作 1.5 本章知识点总结 第二部分 Verilog HDL的语法介绍 第2章 Verilog HDL的简要介绍 2.1 什么是Verilog HDL 2.2 Verilog HDL的发展历史 2.3 Verilog HDL的主要功能 2.4 Verilog HDL与VHDL的异同比较 2.4.1 Verilog HDL与VHDL的相同点 2.4.2 Verilog HDL与VHDL的不同点 2.4.3 如何对待Verilog HDL与VHDL 2.5 Verilog HDL代码的词法标记 2.5.1 Verilog HDL的标识符 2.5.2 Verilog HDL的空白符 2.5.3 Verilog HDL的注释 2.5.4 Verilog HDL的值集 2.5.5 Verilog HDL的数 2.5.6 Verilog HDL的字符串 2.5.7 Verilog HDL的文本宏 2.5.8 Verilog HDL的系统函数 2.5.9 Verilog HDL的关键字 2.6 Verilog HDL代码的基本结构 2.7 本章知识点总结 第3章 Verilog HDL的数据对象 3.1 线网型数据对象 3.1.1 线网型数据对象的种类 3.1.2 线网型数据对象的定义 3.1.3 线网型数据对象的多驱动源操作 3.1.4 线网型数据对象的使用 3.1.5 线网型数据对象的向量与标量 3.2 寄存器型数据对象 3.2.1 寄存器型数据对象的定义 3.2.2 寄存器型数据对象的使用 3.2.3 寄存器型数据对象的向量与标量 3.3 存储器型数据对象 3.3.1 存储器型数据对象的定义 3.3.2 存储器型数据对象的使用 3.4 整型数据对象 3.5 时间型数据对象 3.6 实型数据对象 3.7 参数型数据对象 3.8 字符串型数据对象 3.9 本章知识点总结 第4章 Verilog HDL操作符 4.1 Verilog HDL操作数 4.2 Verilog HDL操作符的意义与使用 4.2.1 赋值操作符 4.2.2 算术操作符 4.2.3 逻辑操作符 4.2.4 关系操作符 4.2.5 相等操作符 4.2.6 位操作符 4.2.7 缩减操作符 4.2.8 移位操作符 4.2.9 条件操作符 4.2.10 拼接操作符 4.3 Verilog HDL操作符优先级 4.4 本章知识点总结 第5章 Verilog HDL的并行语句 5.1 Verilog HDL并行语句在Verilog HDL程序中的位置 5.2 Verilog HDL并行语句的并行意义 5.3 assign连续赋值语句 5.4 模块实例化语句 5.4.1 Verilog HDL自带模块的实例化语句 5.4.2 Verilog HDL自定义模块的实例化语句 5.5 initial初始化语句 5.6 always进程语句 5.7 本章知识点总结 第6章 Verilog HDL的顺序语句 6.1 顺序语句在Verilog HDL程序中的位置 6.2 顺序语句的并行执行 6.3 顺序赋值语句 6.4 if条件选择语句 6.4.1 单分支if条件选择语句 6.4.2 双分支if条件选择语句 6.4.3 多分支if条件选择语句 6.5 case条件选择语句 6.5.1 普通ease条件选择语句 6.5.2 casez条件选择语句 6.5.3 casex条件选择语句 6.6 循环语句 6.6.1 for循环语句 6.6.2 repeat循环语句 6.6.3 while循环语句 6.6.4 forever循环语句 6.7 本章知识点总结 第7章 Verilog HDL的自定义原语UDP 7.1 UDP的定义 7.2 组合电路UDP建模 7.3 时序UDP建模 7.3.1 电平触发的时序UDP建模 7.3.2 边沿触发的时序UDP建模 7.3.3 混合触发的时序UDP建模 7.4 UDP模块的实例化 7.5 本章知识点总结 第8章 Verilog HDL的任务与函数 8.1 Verilog HDL的任务 8.1.1 Verilog HDL任务的定义 8.1.2 Verilog HDL任务的调用 8.2 Verilog HDL的函数 8.2.1 Verilog HDL函数的定义 8.2.2 Verilog HDL函数的调用 8.3 Verilog HDL任务与函数的静态与动态的区别 8.4 Verilog HDL的系统任务与函数 8.4.1 显示类系统任务 8.4.2 文件输入/输出类系统任务与函数 8.4.3 时间标度类系统任务 8.4.4 仿真控制类系统任务 8.4.5 仿真时间类系统任务 8.4.6 类型转换类系统函数 8.4.7 随机分布类系统函数 8.4.8 其他系统任务与函数 8.5 本章知识点总结

立即下载
Verilog HDL入门经典著作 夏宇闻3部

Verilog HDL入门(第三版)【夏宇闻】.pdf Verilog HDL数字设计与综合 夏宇闻译(第二版).pdf Verilog数字系统设计教程(第2版).pdf

立即下载
Verilog HDL高级数字设计(第2版)

本书为Verilog HDL高级数字设计(第2版),可供广大FPGA软件工程师开发参考

立即下载
Verilog HDL高级数字设计第二版

Verilog HDL高级数字设计(第二版)经典教程,值得下载学习

立即下载
Verilog HDL应用程序设计实例精讲

Verilog HDL应用程序设计实例精讲

立即下载
Verilog HDL设计与实战视频教程+源码 baiduyun 链接

Verilog HDL设计与实战(刘福奇) 的视频教程和源码,不是pdf文档

立即下载
Verilog HDL入门(第三版)【夏宇闻】.pdf

很好的一本verilog入门书!很好的一本verilog入门书!

立即下载
EDA技术及应用—Verilog HDL版(第三版)

EDA技术及应用—Verilog HDL版(第三版)谭会生。

立即下载
Advanced Digital Design with the Verilog HDL(2nd).pdf

Advanced Digital Design with the Verilog HDL, 2e, is ideal for an advanced course in digital design for seniors and first-year graduate students in electrical engineering, computer engineering, and computer science

立即下载
Verilog HDL数字设计与综合(第二版).pdf

Verilog HDL数字设计与综合(第二版).pdf Verilog HDL数字设计与综合(第二版).pdf

立即下载
数字秒表 verilog HDL实现

自己写的一个数字秒表,已经在实验板上面验证通过 /**********************************************************/ /*MODULE: stopwatch */ /*FILE NAME: stopwatch.v */ /*VERSION: v3.0 */ /*DATE: 2009-05-31 */ /*AUTHOR: ht5815 */ /*DESCRIPTION: stopwatch display whit 8 LEDs */ /**********************************************************/

立即下载
Verilog HDL高级数字设计(第二版)源码

Verilog HDL高级数字设计(第二版)源码Verilog HDL高级数字设计(第二版)Verilog HDL高级数字设计(第二版)Verilog HDL高级数字设计(第二版)Verilog HDL高级数字设计(第二版)Verilog HDL高级数字设计(第二版)

立即下载
verilog HDL程序设计实例详解

非常好的资料!电子版的,我有书,但带着不方便!

立即下载
EDA技术实用教程——Verilog HDL 版(第四版)配套源码

潘松EDA技术实用教程中实验与设计的配套源码实例

立即下载
Verilog HDL入门(第三版)_夏宇闻【高清无水印】

资料来自互联网,仅供学习交流使用。版面经过本人得简单处理,若有侵权请及时联系。 简介: 本书简要介绍了Verilog硬件描述语言的基础知识,包括语言的基本内容和基本结构,以及利用该语言在各种层次上对数字系统的建模方法。书中列举了大量实例,帮助读者掌握语言本身和建模方法,对实际数字系统设计也很有帮助。第3版中添加了与Verilog2001有关的新内容。本书VerilogHDL的初级读本,可作为计算机、电子、电气及自控等专业相关课程的教材,也可用作相关科研人员的参考书。 ——摘自“当当网”

立即下载
计算机原理与设计:Verilog+HDL版.part1

计算机原理与设计:Verilog+HDL版.part1计算机原理与设计:Verilog+HDL版.part1

立即下载
设计与验证:Verilog HDL(清晰PDF)+程序

本文件不仅包括设计与验证:Verilog HDL(清晰PDF)这本书,还包括其内的程序代码,方便进行调试学习。

立即下载
Verilog HDL数字设计与综合 夏宇闻译(第二版).pdf

Verilog HDL数字设计与综合 夏宇闻译(第二版).pdf

立即下载
关闭
img

spring mvc+mybatis+mysql+maven+bootstrap 整合实现增删查改简单实例.zip

资源所需积分/C币 当前拥有积分 当前拥有C币
5 0 0
点击完成任务获取下载码
输入下载码
为了良好体验,不建议使用迅雷下载
img

VERILOG——HDL

会员到期时间: 剩余下载个数: 剩余C币: 剩余积分:0
为了良好体验,不建议使用迅雷下载
VIP下载
您今日下载次数已达上限(为了良好下载体验及使用,每位用户24小时之内最多可下载20个资源)

积分不足!

资源所需积分/C币 当前拥有积分
您可以选择
开通VIP
4000万
程序员的必选
600万
绿色安全资源
现在开通
立省522元
或者
购买C币兑换积分 C币抽奖
img

资源所需积分/C币 当前拥有积分 当前拥有C币
5 4 45
为了良好体验,不建议使用迅雷下载
确认下载
img

资源所需积分/C币 当前拥有积分 当前拥有C币
5 0 0
为了良好体验,不建议使用迅雷下载
VIP和C币套餐优惠
img

资源所需积分/C币 当前拥有积分 当前拥有C币
5 4 45
您的积分不足,将扣除 10 C币
为了良好体验,不建议使用迅雷下载
确认下载
下载
您还未下载过该资源
无法举报自己的资源

兑换成功

你当前的下载分为234开始下载资源
你还不是VIP会员
开通VIP会员权限,免积分下载
立即开通

你下载资源过于频繁,请输入验证码

您因违反CSDN下载频道规则而被锁定帐户,如有疑问,请联络:webmaster@csdn.net!

举报

若举报审核通过,可返还被扣除的积分

  • 举报人:
  • 被举报人:
  • *类型:
    • *投诉人姓名:
    • *投诉人联系方式:
    • *版权证明:
  • *详细原因: