没有合适的资源?快使用搜索试试~
我知道了~
文库首页
课程资源
嵌入式
EDA4位十进制频率计数器
EDA4位十进制频率计数器
4星
· 超过85%的资源
需积分: 9
24 下载量
76 浏览量
2010-11-15
21:22:36
上传
评论
5
收藏
215KB
WPS
举报
温馨提示
立即下载
EDA实验报告包括实验代码,仿真波形,电路图,引脚设置和下载等等
资源推荐
资源评论
EDA 8位10进制频率计数器【图形设计法+代码设计法】
浏览:43
5星 · 资源好评率100%
EDA 8位10进制频率计数器【图形设计法+代码设计法】 基于quartus II 的八位10进制计数器,共一个顶层文件和两个底层文件,有图形设计法和代码设计法,解压后直接打开工程文件即可。
EDA 四位数字频率计
浏览:77
用EDA仿真并利用FPGA实验的四位数字频率计的一个报告
四位十进制频率计数器
浏览:135
3星 · 编辑精心推荐
用数字电路设计的频率计,主要由计数器构成。。。。
EDA十进制频率计数器
浏览:30
VHDL语言写的十进制频率计数器 ============================== library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity cnt10 is port (rst,clk,ena:in std_logic; cout: out std_logic;
四位十进制计数器(EDA实验)
浏览:31
4星 · 用户满意度95%
VHDL语言编程,7段共阴数码管显示(四个数码管) 其中使用的是进程语句,使用MAX+puls编程。
eda设计,数字频率计
浏览:143
5星 · 资源好评率100%
利用硬件描述语言(VerilogHDL),EDA 软件(QuartusⅡ),设计一个能测量方波信号频率的频率计,可预置定时闸门时间/0.1/1s/10s,具有连续测量功能,测量的频率范围分成两个频段是10-1MHz ,测量结果用6个数码管十进制数显示,具有超量程报警功能。
EDA完成的十进制计数器
浏览:93
5星 · 资源好评率100%
本次能力拓展训练是作出一个十进制加法计数器,递增计数,有进位、清零、保持功能。需要按要求编写出十进制计数器的VHDL程序,调试、编译程序并绘制出仿真波形图,结果应能实现计数功能。 本次能力拓展训练意义在于复习EDA的相关技术与方法;掌握VHDL或者Verilog语言,并要求能编写程序。Quartus软件的使用:掌握程序编辑、编译、调试、仿真方法。
基于EDA的4位十进制频率计原理与设计
浏览:172
根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1秒的对输入信号脉冲计数允许的信号;1秒计数结束后,计数值锁入锁存器的锁存信号和为下一测频计数周期作准备的计数器清0信号。这3个信号可以由一个测频控制信号发生器产生,即图7-1中的TESTCTL,它的设计要求是,TESTCTL的计数使能信号CNT_EN能产生一个1秒脉宽的周期信号,并对频率计的每一计数器CNT10的ENA使能端进行同
EDA实现4位十进制频率计原理与设计
浏览:132
根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1秒的对输入信号脉冲计数允许的信号;1秒计数结束后,计数值锁入锁存器的锁存信号和为下一测频计数周期作准备的计数器清0信号。这3个信号可以由一个测频控制信号发生器产生,即图7-1中的TESTCTL,它的设计要求是,TESTCTL的计数使能信号CNT_EN能产生一个1秒脉宽的周期信号,并对频率计的每一计数器CNT10的ENA使能端进行同
基于EDA技术设计4位十进制数字频率计的系统方案
浏览:164
5星 · 资源好评率100%
基于EDA技术设计4位十进制数字频率计的系统方案基于EDA技术设计4位十进制数字频率计的系统方案
多种信号发生器含调幅电路以及四位十进制频率计数器.zip
浏览:176
1KHz,峰峰值4V三角波信号发生器,正弦波信号发生器,锯齿波信号发生器,阶梯波信号发生,以及10KHz载波,100Hz,200Hz,300Hz调制波的调幅电路以及四位十进制频率计数器
多功能8位十进制频率计数器的设计说明.doc
浏览:181
多功能8位十进制频率计数器的设计说明.doc
八位十进制频率计数器.doc
浏览:124
设计一个八位十进制的数字频率计: (1)、能对方波测频率 (2)、能用数码管显示 VHDL语言
基于EDA技术的数字频率计设计
浏览:14
基于EDA技术的数字频率计设计,有VHDL代码,及仿真图
4位EDA计数器(VHDL语言)
浏览:44
5星 · 资源好评率100%
详细说明了4位十进制的VHDL表示方法,以此为经验可以编写任意进制的计数器
EDA频率计数器教程
浏览:45
用暴风可以看,具体步骤都有,讲解八位十进制频率计数器设计的详细过程。很经典的哦。呵呵
数字频率计(EDA课程设计)
浏览:50
数字频率计 EDA课程设计用的 和开发箱结合用的
EDA课程设计-频率计(FPGA代码,quartus软件代码,频率计的设计)
浏览:52
EDA课程设计-频率计(FPGA代码,quartus软件代码,频率计的设计)
EDA简易数字频率计
浏览:124
使用EDA仿真环境,结合EDA试验箱,高精度频率计
EDA课程设计6_8频率计数器
浏览:94
可以实现6—8的频率计数器,用muxplus实现,
频率计数器基本版
浏览:51
单片机课设,频率计数器,仿真+实验报告,可放心下载。
quartus18.0编译仿真的十进制计数器
浏览:56
5星 · 资源好评率100%
利用quartus18.0软件编译仿真的十进制计数器,含测试文件,供学习电子设计自动化(eda)的新人参考
eda-10进制计数器
浏览:78
vhdl语言描述10进制计数器,两层叠加可以完成100以内数据计数
六位十进制计数器EDA设计
浏览:116
5星 · 资源好评率100%
我做了个六位十进制计数器,但是只要计数的部分,没有用数码管显示出来,大家参考一下,如果有高手帮忙把显示部分补上。谢谢
EDA实验报告 异步清除十进制加法计数器的设计
浏览:50
4星 · 用户满意度95%
异步清除是指复位信号有效时,直接将计数器的状态清零。在本设计中,复位信号为clr,低电平有效;时钟信号时clk,上升沿是有效边沿。在clr清除信号无效的的前提下,当clk的上升沿到来时,如果计数器原态是9(“1001”),计数器回到0(“0000”)态,否则计数器的状态将加1。
VHDL十进制计数器的源代码
浏览:180
5星 · 资源好评率100%
十进制计数器 硬件描述语言 VHDL Quartus 2
verilog-format的配置文件
浏览:185
5星 · 资源好评率100%
verilog-format的配置文件
完整版 ISO 26262 最新版(2018)1-12部分.rar
浏览:53
5星 · 资源好评率100%
亲测好用,挺不错的资源,大家快来下载吧!挺有用的!需要的话可以来下载哦!ISO 26262 第二版,2018版(1-12部分),最新版本,英文版本
中航光电_连接器手册(全).pdf
浏览:195
5星 · 资源好评率100%
中航光电高速/差分/背板连接器,pcb接插件,工业用的接插件,差分信号的接插件,功率电源的接插件,质量可靠种类繁多价格吓死人,研究所基本都用这家。
评论
收藏
内容反馈
立即下载
资源评论
资源反馈
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~
联系上传者
评论
羊奋
2013-04-21
还行,实验有点不同
BBBB4444AAAA
2013-09-07
有点敷衍了事,错误很多。
看见希望
2013-05-04
WPS写的,我打不开,没看,
akls_21
粉丝: 0
资源:
3
私信
上传资源 快速赚钱
我的内容管理
展开
我的资源
快来上传第一个资源
我的收益
登录查看自己的收益
我的积分
登录查看自己的积分
我的C币
登录后查看C币余额
我的收藏
我的下载
下载帮助
前往需求广场,查看用户热搜
最新资源
17140651791633322948657261738571.png
黑马智慧物业小区模块功能代码
超微主板 X9DRL-3F bios 支持nvme启动
超微主板 X9DRH-7F bios 支持nvme启动
159862100195409mztqggpjb_156074 (1).apk
www.3b7d7.m3u8.m3u8
python119基于深度学习的交通标志识别系统(django).rar
Volumetric Light Beam 1.85
脚本.sql
python114基于OpenCV全景图像拼接系统.rar
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功