没有合适的资源?快使用搜索试试~
我知道了~
文库首页
后端
C
FPGA VHDL语言和单片机实现频率计
FPGA VHDL语言和单片机实现频率计
共425个文件
cdb:69个
hdb:57个
rpt:36个
FPGA
VHDL
需积分: 16
0 下载量
13 浏览量
2020-03-14
21:56:53
上传
评论
收藏
1.52MB
RAR
举报
温馨提示
立即下载
通过FPGA计算出频率值将数据发给单片机,单片机送到1602显示当前频率值。单片机和FPGA需要串联电阻限流。
资源详情
资源评论
收起资源包目录
FPGA VHDL语言和单片机实现频率计
(425个子文件)
ch_Opt.Bak
1KB
Block1.bdf
10KB
Block1.bdf
6KB
Bloc.bsf
3KB
mux.bsf
2KB
add.bsf
2KB
chufa1.bsf
2KB
count.bsf
2KB
chufa.bsf
1KB
Text1.c
3KB
Block1.cmp.cdb
23KB
mux.cmp.cdb
12KB
add.cmp.cdb
9KB
Block1.map.cdb
8KB
Block1.sgdiff.cdb
7KB
Block1.rtlv_sg.cdb
7KB
Block1.pre_map.cdb
5KB
count.rtlv_sg.cdb
3KB
mux.map.cdb
3KB
add.map.cdb
2KB
count.cmp.cdb
2KB
add.sgdiff.cdb
2KB
count.pre_map.cdb
2KB
Block1.(3).cnf.cdb
2KB
add.(0).cnf.cdb
2KB
mux.sgdiff.cdb
2KB
Block1.cmp.cdb
2KB
Block1.(8).cnf.cdb
2KB
count.(6).cnf.cdb
2KB
count.(4).cnf.cdb
2KB
Block1.rtlv_sg.cdb
2KB
Block1.rtlv_sg_swap.cdb
2KB
Block1.(6).cnf.cdb
2KB
count.(2).cnf.cdb
2KB
add.pre_map.cdb
2KB
add.rtlv_sg.cdb
2KB
Block1.(0).cnf.cdb
2KB
Block1.(2).cnf.cdb
2KB
Block1.(1).cnf.cdb
2KB
mux.(0).cnf.cdb
2KB
chufa.cmp.cdb
2KB
Block1.pre_map.cdb
1KB
mux.pre_map.cdb
1KB
mux.rtlv_sg.cdb
1KB
count.map.cdb
1KB
Block1.(0).cnf.cdb
987B
Block1.(7).cnf.cdb
942B
count.(5).cnf.cdb
940B
count.(3).cnf.cdb
933B
Block1.(5).cnf.cdb
928B
count.(1).cnf.cdb
927B
count.sgdiff.cdb
921B
Block1.map.cdb
850B
count.rtlv_sg_swap.cdb
841B
Block1.rtlv_sg_swap.cdb
777B
Block1.(4).cnf.cdb
743B
count.(0).cnf.cdb
737B
chufa.map.cdb
704B
chufa.pre_map.cdb
597B
Block1.sgdiff.cdb
594B
chufa.rtlv_sg.cdb
560B
chufa.sgdiff.cdb
556B
Block1.(1).cnf.cdb
549B
chufa.(0).cnf.cdb
548B
count.signalprobe.cdb
435B
chufa.signalprobe.cdb
434B
Block1.signalprobe.cdb
432B
Block1.signalprobe.cdb
422B
add.signalprobe.cdb
339B
mux.signalprobe.cdb
271B
chufa.rtlv_sg_swap.cdb
158B
add.rtlv_sg_swap.cdb
158B
mux.rtlv_sg_swap.cdb
158B
chufa.eco.cdb
141B
add.eco.cdb
141B
Block1.eco.cdb
141B
count.eco.cdb
141B
Block1.eco.cdb
141B
mux.eco.cdb
141B
Block1.cdf
283B
Block1.cdf
283B
ch
13KB
count.cmp
937B
chufa.db_info
136B
add.db_info
136B
Block1.db_info
136B
count.db_info
136B
Block1.db_info
136B
mux.db_info
136B
chufa.dbp
0B
add.dbp
0B
Block1.dbp
0B
count.dbp
0B
Block1.dbp
0B
mux.dbp
0B
Block1.asm_labs.ddb
116KB
mux.asm_labs.ddb
115KB
add.asm_labs.ddb
113KB
Block1.asm_labs.ddb
111KB
count.asm_labs.ddb
111KB
共 425 条
1
2
3
4
5
评论
收藏
内容反馈
立即下载
评论0
去评论
最新资源
Unity Log调试工具 SRDebugger - Console Tools On-Device
Aitken加速牛顿法收敛的案例
canal-canal-1.1.7.tar.gz
elasticsearch-analysis-ik-7.17.18.zip
Screenshot_2024_0425_175244.png
增值税计算表(万能自动计算)
网上下载PPT.zip
房价预测模型数据集hourse.csv
4.25三角120十大啊啊啊啊啊啊啊啊
Docker-desktop 4.24.1.0 解决报错19044
此刻出发
粉丝: 1
资源:
6
私信
上传资源 快速赚钱
前往需求广场,查看用户热搜
相关推荐
VHDL实现的频率计
VHDL实现的频率计,电子科技大学EDA的实验代码
5星 · 资源好评率100%
FPGA与VHDL语言
FPGA与VHDL语言,学习~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~
VHDL语言实现的计数器
是vhdl语言,在fpga开发板上实现十进制技术(7段数码管显示),包括复位,清零,计数使能
5星 · 资源好评率100%
FPGA-VHDL 语言
FPGA 编程中的VHDL语言,一些基本的语法和结构介绍,希望对大家有帮助
VHDL实现的数字频率计
VHDL实现的数字频率计,带QUARTUS工程文件,仿真通过,另外可以测试脉宽和占空比
4星 · 用户满意度95%
fpga与51单片机实现频率计
这是自己编写的fpga和51单片机程序,主要完成频率计的功能及显示,测量操作主要由fpga实现,将数据发送到单片机中,单片机在控制12864液晶显示数据。用vhdl和c语言实现。文件中cepin文件夹中为fpga程序,用的是...
fpga.rar_fpga vhdl 测频_fpga 单片机_fpga测频_单片机+FPGA_频率控制
vhdl和c编写,fpga结合单片机完成测频计的功能,fpga主要完成频率的测量并把数据发送给单片机,单片机控制12864液晶完成显示
基于FPGA自适应数字频率计的设计与实现
绍一种以FPGA(Field Programmable Gate Array)为核心,基于硬件描述语言VHDL的数字频率计设计与实现。在介绍频率测量的原理和测量方法的基础上,针对所设计的频率计需简单易用的要求,采用FPGA和简单的外围电路使...
5星 · 资源好评率100%
基于CPLD和单片机的等精度频率计的设计
这是一篇硕士论文,其中的资料非常详细,所有的程序 论文均有。
有VHDL实现数字频率计
采用测频法设计一个4位十进制数字显示的数字频率计,其测频的范围为1-9999HZ,设计的精度为1HZ,并能用4位数码管显示其频率。频率计有闸门电路,计数器和显示电路构成。
VHDL语言计数器实现
已验证的,很好用,具体通过状态机实现技术功能,目前是模 4 的计数器
数字频率计 VHDL语言
(1)频率测量范围10Hz~1MHz (2)量程自动转换,量程分为10KHz (1s) 、100KHz (0.1s) 、1MHz (10ms)三档。转换规则如下: 当读数大于9999时,频率计处于超量程状态,下一次测量时,量程自动增大一档;当读数小于0999时,频率计处于欠量程状态,下一次测量时,量程自动减小一档 (3)数据采用记忆显示方式,即计数过程中不显示数据,待计数过程结束以后,显示计数结
4星 · 用户满意度95%
VHDL语言的FPGA小实验
适合初学者作为练习和巩固的文件 实验一 运算器组成实验 5 1.算术逻辑运算实验 5 2.带进位算术运算实验 8 3. 移位运算器实验 9 实验二 存储器实验 10 1、FPGA中LPM_ROM配置与读出实验 10 2.LPM_RAM_DP双端口RAM实验 11 3. FIFO读/写实验 13 4. FPGA与外部RAM接口实验 14 5.FPGA与外部EEPROM接口实验 16 实验三 微控制器
4星 · 用户满意度95%
FPGA的VHDL语言知识点
基于 FPGA 的 VHDL 语言知识点罗列,帮助初学者尽量避免编程时的错误
VHDL实用教程,硬件描述语言
第4 章 VHDL 语言要素......................................................................................................55 § 4.1 VHDL 文字规则..........................................................
4星 · 用户满意度95%
综合实验频率计EDA_report.zip
大四上唐续老师的EDA实验课,包括单片机、FPGA(Verilog和VHDL)、以及SOPC方式实现的三种方式频率计
SOC的数字信号发生器的设计
通过硬件描述语言VHDL编程描述各个功能模块,由开发工具软件QuartusII实现编译、仿真、配置FPGA等一系列操作,并结合必要的外围数模转换电路、控制电路、LCD1602显示电路来搭建DDS模型,进而实现频率、相位、幅度都...
VHDL实用教程[完整版]_潘松_PDF高清+word文档
本书比较系统地介绍了 VHDL 的基本语言现象和实用技术 全书以实用和可操作为基点 简洁而又不失完整地介绍了 VHDL 基于 EDA 技术的理论与实践方面的知识其中包括 VHDL 语句语法基础知识 第 1 章 第 7 章 逻辑综合与...
方案二.zip_VHDL/FPGA/Verilog_VHDL_
本系统是基于CPLD和单片机的一种用于信号频率周期、时间间隔和占空比测量的数字频率计,系统由AGC(自动增益控制)电路、宽带放大电路、高速比较电路实现有效值10mV/频率100MHz和处理显示部分组成,其中AGC电路实现...
5星 · 资源好评率100%
用VHDL语言实现的ALU
这个ALU用了三种描述方法来进行描述,分别为行为描述,数据流描述,结构描述,同时这个ALU实现的功能就是74181的功能
5星 · 资源好评率100%
FPGA时钟 VHDL语言实现
FPGA时钟 VHDL语言实现,使用 quartus 9.1 完成,该软件打开可直接上板测试。
FPGA交通灯 VHDL语言实现
FPGA交通灯 VHDL语言实现,使用 quartus 9.1 完成,该软件打开可直接上板测试。
DDS的FPGA实现,VHDL语言
使用VHDL开发的DDS系统,完全脱离微处理器,实现基于FPGA的控制、运算等功能。。。。。。。
滤波器的FPGA实现(VHDL版)
包括matlab仿真,ADC接受模块代码,数字滤波器代码,自适应滤波器代码,都是vhdl实现且是英文资料。ise下实现,
g2553PpinlvPLCD12864.zip_VHDL/FPGA/Verilog_C/C++_
基于msp430G2553 单片机的频率计,lcd12864显示数据
EDA/SOPC 技术实验讲义
123 6-3 8051/89C51 单片机核,等精度频率计与数码管显示实验 124 第七章 模拟EDA 实验 124 7-1 模拟EDA 实验及其设计软件使用向导(PAC _Designer 使用) 124 7-2 基于ispPAC80 的5 阶精密低通滤波器设计 126 7-3 ...
4星 · 用户满意度95%
电子设计大赛我们该做什么.doc
熟练万用表、示波器、扫频仪、信号源、频率计等仪表的使用 13.能在规定时间内独立完成业余条件下的PCB制作 14.能对小规模系统独立完成整机调试 15.能读懂器件Data Sheet,书写实验手记,书写设计报告 16.具有一定的...
5星 · 资源好评率100%
用VHDL语言在FPGA上实现浮点运算
介绍了用VHDL 语言在硬件芯片上实现浮点加/ 减法、浮点乘法运算的方法,并以Altera公司的FLEX10K系列产品为硬件平台, 以Maxplus II 为软件工具,实现了6 点实序列浮点加/ 减法运算和浮点乘法运算
VHDL语言FPGA音乐程序
FPGA源程序,用VHDL语言写的梁祝音乐歌曲。程序简单,代码精炼!
5星 · 资源好评率100%
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功
评论0
最新资源