
此文档仅供收集于网络,如有侵权请联系网站删除
实验一 1 位全加器电路的设计
一、实验目的
1、学会利用 Quartus Ⅱ软件的原理图输入方法设计简单的逻辑电路;
2、熟悉利用 Quartus Ⅱ软件对设计电路进行仿真的方法;
3、理解层次化的设计方法。
二、实验内容
1、用原理图输入方法设计完成一个半加器电路。并进行编译与仿真。
2、设计一个由半加器构成 1 位全加器的原理图电路,并进行编译与仿真。
3、设计一个由 1 位全加器构成 4 位加法器的原理图电路,并进行编译与仿真。
三、实验步骤
1. 使用 Quartus 建立工程项目
从【开始】>>【程序】>>【ALtera】>>【QuartusII6.0】打开 Quartus 软件,界
面如图 1-1 示。
图 1-1 Quartus 软件界面
在图 1-1 中从【File】>>【New Project Wizard...】新建工程项目,出现新建项目
向导 New Project Wizard 对话框如图 1-2 所示。该对话框说明新建工程应该完成的
只供学习与交流