数字钟课程设计 超详细

所需积分/C币:16 2011-06-23 897KB application/msword
评分

数字钟是日常生活中很常用的工具。本次课程设计的任务就是设计并制作一个显示时分秒数字钟,数字钟由四个模块电路构成:计时电路、显示电路、秒脉冲产生带你路、校准电路。具体就是用十进制计数器构成60进制和40进制计数器来构成秒,分,时的计时构成计时电路;利用七段译码管和共阴数码管构成显示电路;利用555定时器构成秒脉冲发生电路;利用门电路构成快校准电路。此次课设中详细记录了各种方案的比较选择及各种器件的选择和电路调试过程。 数字钟已成为人们日常生活中不可少的必需品,给人们的生活,学习,工作带来极大的方便。本文介绍的数字钟是一种利用数字电路来显示时、分、秒的装置,与传统的机械钟相比,它具有走时准确,性能

...展开详情
立即下载 最低0.43元/次 学生认证VIP会员7折
举报 举报 收藏 收藏
分享

评论 下载该资源后可以进行评论 1

u010781490 比较详细 万分感谢
2013-05-21
回复
6.86MB
数字电路课程计:数字闹钟

数字电路课程设计之数字闹钟,可实现校时功能

2011-12-28 立即下载
31KB
数字电路课程计之数字时钟

数字电路学习过后,根据大纲要求,工科的学生需要制作课程设计,拿来分享,解燃眉之急!

2008-09-11 立即下载
39KB
数字逻辑课程计-数字时钟(月日时分秒)

数字逻辑课程设计-数字时钟 课程设计的三个简单要求 1、设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。 2、由晶振电路产生1HZ标准的信号。分、秒为六十进制计数器,时为二十四进制计数器。 3、可手动校正时、分时间和日期值。 这次课程设计使用到的软件为Proteus 8 Professional,version:8.3。

2017-02-21 立即下载
897KB
数字钟课程计 超详细

数字钟是日常生活中很常用的工具。本次课程设计的任务就是设计并制作一个显示时分秒数字钟,数字钟由四个模块电路构成:计时电路、显示电路、秒脉冲产生带你路、校准电路。具体就是用十进制计数器构成60进制和40进制计数器来构成秒,分,时的计时构成计时电路;利用七段译码管和共阴数码管构成显示电路;利用555定时器构成秒脉冲发生电路;利用门电路构成快校准电路。此次课设中详细记录了各种方案的比较选择及各种器件的选择和电路调试过程。 数字钟已成为人们日常生活中不可少的必需品,给人们的生活,学习,工作带来极大的方便。本文介绍的数字钟是一种利用数字电路来显示时、分、秒的装置,与传统的机械钟相比,它具有走时准确,性能

2011-06-23 立即下载
863KB
数字电子时钟课程计报告(附计电路图)

本文档为完整版课程设计报告,课设题目:数字电子时钟课程设计报告,课程分类:计算机组成原理

2018-01-09 立即下载
133KB
数字逻辑数字钟课程计报告

数字逻辑数字钟的课程设计报告,希望大家指正。应该很好吧!

2010-01-03 立即下载
172KB
数字逻辑课程计数字时钟

1.设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。 2.由晶振电路产生1HZ标准的信号。分、秒为六十进制计数器,时为二十四进制计数器。 3.可手动校正时、分时间和日期值。

2018-03-15 立即下载
1.02MB
ARM嵌入式数字时钟

课程设计,数字时钟,arm,嵌入式系统,山东大学

2014-07-16 立即下载
228KB
数字逻辑 课程计 VHDL 多功能数字钟(1)

数字逻辑 课程设计 VHDL 多功能数字钟 这个数字钟是我根据我老师的设计自己改编的,内部结构变化挺大的,功能也比较全。 1、具有以二十四小时制计时、显示、整点报时、时间设置和闹钟的功能。 2、设计精度要求为1秒。 (一)计时:正常工作状态下,每日按24h计时制计时并显示,蜂鸣器无声,逢整点报时。 (二)校时:在计时显示状态下,k=1,进入“小时”校准状态,之后按下“k=1”则进入“分”校准状态,继续按下“k=1”则进入“调秒”状态,第三次按下“k键”又恢复到正常计时显示状态。 (1)“小时”校准状态:在“小时”校准状态下,显示“小时”的数码管闪烁,并以1HZ的频率递增计数。 (2)“分”校准

2010-01-06 立即下载
146KB
数字逻辑课程计:数字时钟的主要程序和连接图

这是我近来做的课程设计报告,里面有我的精心努力做出来 的东西,希望把它和大家分享!

2009-07-04 立即下载
491KB
4C++MFC课程计之数字时钟

我总结了C++课程设计实验报告和原代码共20多个分别放在我的豆丁和CSDN里以供大家参考使用,但希望别走捷径啊。 搜我的网名,到我的资源下面就可以找到

2011-08-26 立即下载
76KB
protues仿真 数字时钟的课程

基于单片机的简易数字时钟仿真,课程设计结果。 (1)时间可调整。 (2)有闹钟功能。 (3)利用数码管或者液晶显示器显示时间(XX-XX-XX 由左向右分别为:时、分、秒,且每秒更新一次)。 (4)整点报时

2017-03-09 立即下载
4.04MB
EDA 数字时钟课程计 Quartus II 闹钟 整点报时 含报告 源代码

一、设计内容 (利用QuartusⅡ软件,使用VHDL语言完成数字电子时钟的设计) 二、设计要求 1、具有时、分、秒的计数显示功能 2、具有清零功能,可对数字时钟的小时、分钟进行调整 3、12小时制和24小时制均可 三、总体实现方案 四、设计的详细步骤 五、总结

2017-09-03 立即下载
6.11MB
EWB数字时钟 ewb

dajia keyi kankan 关于 数字钟课程设计的资料

2010-07-12 立即下载
920KB
数字钟实验报告数字钟实验报告数字钟实验报告数字钟实验报告

数字钟实验报告数字钟实验报告数字钟实验报告数字钟实验报告数字钟实验报告数字钟实验报告数字钟实验报告数字钟实验报告

2010-03-28 立即下载
1001KB
数字钟proteus仿真

数字钟proteus仿真,数电学习课程设计,数字钟,完美运行,排版整齐简介,极其适合课设使用。

2018-04-25 立即下载
276KB
数电课程计报告(数字钟计)

数电课程设计报告(数字钟的设计)

2016-08-22 立即下载
202KB
数字逻辑课程计 数字时钟

由振荡器输出稳定的高频脉冲信号作为时间基准,经分频振荡器输出标准的秒脉冲,秒计数器满60向分计数器进位,分计数器满60向小时进位,小时计数器按“12翻1”规律计数,计数器经译码器送到显示器;计数出现误差可用校时电路进行校时、校分、校秒。并具有可整点报时与定时闹钟的功能。

2009-02-24 立即下载
1.83MB
数字电子钟课程计报告

1 数字电子钟设计方案 1.1 数字计时器的设计思想 要想构成数字钟,首先应选择一个脉冲源——能自动地产生稳定的标准时间脉冲信号。而脉冲源产生的脉冲信号地频率较高,因此,需要进行分频,使得高频脉冲信号变成适合于计时的低频脉冲信号,即“秒脉冲信号”(频率为1Hz)。经过分频器输出的秒脉冲信号到计数器中进行计数。由于计时的规律是:60秒=1分,60分=1小时,24小时=1天,就需要分别设计60进制,24进制计数器,并发出驱动信号。各计数器输出信号经译码器、驱动器到数字显示器,是“时”、“分”、“秒”得以数字显示出来。 值得注意的是:任何记时装置都有误差,因此应考虑校准时间电路。校时电路一般采用自

2010-06-28 立即下载
95KB
数字钟原理图数字钟原理图数字钟原理图

数字钟原理图数字钟原理图数字钟原理图数字钟原理图

2009-07-14 立即下载
img
dfsgdfhh

关注 私信 TA的资源

上传资源赚积分,得勋章
相关内容推荐