下载 >  行业 >  电信 > 基于FPGA的dds正弦波核

基于FPGA的dds正弦波核 评分:

FPGAdds内核 输出sin信号频率可调
2014-07-23 上传大小:3.1MB
分享
收藏 举报
基于xilinx FPGA设计的DDS多种波形信号发生器

这是在xilinx FPGA上设计的一个DDS信号发生器,用的是ISE13.4版本,可产生多种波形:正弦波、三角波、锯齿波、方波、AM/ASK/DSB/SSB/FM/FSK/三角波调频/单音频调频/锯齿波调频/PM/PSK等,控制为VC++编写的上位机,串口通信用到FT245BM

立即下载
FPGA实现DDS正弦波、方波、三角波发生器Verilog程序(已验证)Quartus工程文件

鉴于上次传的只有Verilog代码,怕对于像半年前的我一样的初学者仍然会遇到很大困难,现特把本人课程设计的整个Quartus工程文件一并上传,希望有用。用时只需用Quartus打开工程文件即可编译运行,频率可达16M没问题

立即下载
FPGA实现DDS正弦波、方波、三角波发生器Verilog程序(已验证)

FPGA实现DDS正弦波、方波、三角波发生器Verilog程序(已经在Altera的CycloneIII的DE0板子上试验成功验证),所有代码均在此txt文档里面,只不过里面调用了三个rom查找表(地址宽度10bit,数据宽度10bit)只需要你自己加进去就行了(Quartus里面有这个模块)。我的板子验证时能跑到16M,系统时钟最好选高一点,我选的是150M,呵呵

立即下载
基于FPGA的DDS信号发生器设计

基于xilinx公司的FPGA,设计了一套DDS信号发生器,产生正弦波 方波 三角波 锯齿波四种波形,并且波形频率可调

立即下载
基于FPGA的dds信号发生器代码

能够实现正弦波、方波、三角波、反三角波波形

立即下载
VIVADO DDS IP核设置

主要讲述了VIVADO 软件中DDS IP核的设置方法和设计流程,以正弦波为例。说明了dds核频率控制字和相位控制字的计算,并利用VIVADO自带的仿真软件编写了测试向量进行了仿真,给出了仿真结果。

立即下载
Vivado dds compiler6.0开发者手册

Vivado dds compiler6.0开发者手册,官网最新版本,有需要的可以下载,用于配置dds ip核

立即下载
基于fpgadds可调频(1-20MHZ),调幅,调相

基于fpga的dds可调幅 调频(1HZ-20M)调相,输出正弦波,方波,锯齿波,三角波

立即下载
fpga DDS实现正弦波,频率可调

用fpga完成DDS原理来实现正弦波,且频率可调,本人在自己的实验板测试成功

立即下载
最完整的altera实现DDS正弦波、方波、三角波发生器Verilog程序用QuartusII工程.rar

最完整的altera实现DDS正弦波、方波、三角波发生器Verilog程序用QuartusII工程,本资源是全网最全面的,分为代码和文本二部分。并在友晶科技板子上验证过。

立即下载
fpga中常用的nco的基本原理的说明

fpga中常用的nco的基本原理的说明,nco即数控频率合成技术,在fpga中经常使用

立即下载
在FPGA中实现DDS(波形可选,频率可调,signaltap ii调试,有注释)

代码为verilogHDL编写,有三个按键:一个控制波形(方波和正弦波),一个控制频率增加,一个控制频率降低。代码有注释,并在signaltap ii中验证成功。

立即下载
基于FPGA的DDS任意波形发生器,频率可控

2001年全国电子设计大赛波形发生器,可以产生正弦波,矩形波,方波以及三种波形的叠加。频率可控,步进100HZ。

立即下载
基于verilog的DDS设计

设计一个完整的DDS波形发生器模块,可实现频率、相位可调,三种波形。 (1) 模式控制:正弦波/三角波/矩形波 (2) 频率控制:直接设置频率值 (3) ROM表地址长度2^8=256、数据位宽10位 (4) 分辨率优于1Hz

立即下载
STM32F407VET 基于DDS 用内置DAC实现实现多种波形输出,频率可调:范围1HZ-5MHZ

STM32F407VET.基于DDS 用内置DAC实现多种波形(正弦 方波 三角波 锯齿波)输出,支持频率可调 (范围1HZ-5MHZ 在5MHz下精度大约100khz左右) 有自定义波形功能

立即下载
FPGA 实现 DDS 正弦波、方波、三角波发生器 Verilog 程序(已验证)Quartus工程文件

FPGA 实现 DDS 正弦波、方波、三角波发生器 Verilog 程序(已验证)Quartus工程文件。 鉴于上次传的只有Verilog代码,怕对于像半年前的我一样的初学者仍然会遇到很大困难,现特把本人课程设计的整个Quartus工程文件一并上传,希望有用。用时只需用Quartus打开工程文件即可编译运行,频率可达16M没问题 FPGA DDS 信号发生器 Quartus工程文件 Verilog

立即下载
基于fpgadds的信号发生器verilog源代码

基于fpga的dds的信号发生器verilog源代码,核心为epc10ec8e22.

立即下载
基于fpgadds信号发生器设计

完整的DDS工程文件,平台是Quartus13.0,包含modelsim仿真文件,文档里含有代码,适合初学DDS用户使用

立即下载
数字下变频中基于IP核的NCO设计

论文中着重讲解了如何应用FPGA的IP核设计,在软件无线电的应用中数字下变频非常重要

立即下载
基于xlinx FPGA的简单DDS 正弦波 和方波发生器

基于xlinx FPGA的简单采用DDS的方法 产生正弦波 ,本程序利用分频的方式可以产生1-25M任意频率的方波信号

立即下载

热点文章

img

spring mvc+mybatis+mysql+maven+bootstrap 整合实现增删查改简单实例.zip

资源所需积分/C币 当前拥有积分 当前拥有C币
5 0 0
点击完成任务获取下载码
输入下载码
为了良好体验,不建议使用迅雷下载
img

基于FPGA的dds正弦波核

会员到期时间: 剩余下载个数: 剩余C币: 剩余积分:0
为了良好体验,不建议使用迅雷下载
VIP下载
您今日下载次数已达上限(为了良好下载体验及使用,每位用户24小时之内最多可下载20个资源)

积分不足!

资源所需积分/C币 当前拥有积分
您可以选择
开通VIP
4000万
程序员的必选
600万
绿色安全资源
现在开通
立省522元
或者
购买C币兑换积分 C币抽奖
img

资源所需积分/C币 当前拥有积分 当前拥有C币
5 4 45
为了良好体验,不建议使用迅雷下载
确认下载
img

资源所需积分/C币 当前拥有积分 当前拥有C币
3 0 0
为了良好体验,不建议使用迅雷下载
VIP和C币套餐优惠
img

资源所需积分/C币 当前拥有积分 当前拥有C币
5 4 45
您的积分不足,将扣除 10 C币
为了良好体验,不建议使用迅雷下载
确认下载
下载
您还未下载过该资源
无法举报自己的资源

兑换成功

你当前的下载分为234开始下载资源
你还不是VIP会员
开通VIP会员权限,免积分下载
立即开通

你下载资源过于频繁,请输入验证码

您因违反CSDN下载频道规则而被锁定帐户,如有疑问,请联络:webmaster@csdn.net!

举报

  • 举报人:
  • 被举报人:
  • *类型:
    • *投诉人姓名:
    • *投诉人联系方式:
    • *版权证明:
  • *详细原因: