下载 >  开发技术 >  硬件开发 > 基于FPGA的直接数字频率合成器的设计和实现

基于FPGA的直接数字频率合成器的设计和实现 评分:

基于FPGA的直接数字频率合成器的设计和实现,介绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。
2009-06-09 上传大小:122KB
分享
收藏 举报
基于FPGA的直接数字频率合成器设计

基于FPGA的直接数字频率合成器的设计 基于FPGA的直接数字频率合成器的设计 基于FPGA的直接数字频率合成器的设计 基于FPGA的直接数字频率合成器的设计 基于FPGA的直接数字频率合成器的设计 基于FPGA的直接数字频率合成器的设计

立即下载
dds (直接数字频率合成器)

dds (直接数字频率合成器),基于FPGA

立即下载
直接数字频率合成器DDS

直接数字频率合成器直接数字频率合成器直接数字频率合成器直接数字频率合成器直接数字频率合成器直接数字频率合成器

立即下载
基于FPGA的dds论文

基于FPGA的直接数字频率合成器实现 pdf格式 适用于初学者

立即下载
FPGA实现直接数字频率合成器DDS

FPGA实现的直接数字频率合成器DDS 基于DDS技术的任意波形发生器研究

立即下载
数字频率合成器的FPGA实现

数字频率合成器的FPGA实现

立即下载
一种基于CORDIC算法的直接数字频率合成器.pdf

一种基于CORDIC算法的直接数字频率合成器.pdf一种基于CORDIC算法的直接数字频率合成器.pdf一种基于CORDIC算法的直接数字频率合成器.pdf一种基于CORDIC算法的直接数字频率合成器.pdf

立即下载
基于FPGA 的直接频率合成器设计

本文讲了基于FPGA 的直接频率合成器设计的两种方法,一种是基于查表法的DDS,另一种是基于CORDIC 算法的DDS。

立即下载
基于vhdl的直接数字频率合成器设计

基于vhdl的直接数字频率合成器的设计,已经经过调试,可直接使用,频率控制字32位

立即下载
直接数字频率合成器的研究及FPGA实现

文章先从理论上分析DDS原理,再结合FPGA,从工程上给出了实现方案,并理论分析了误差来源。对于信号发生器的开发及研究基于指导。

立即下载
fpga实现直接数字频率合成器

描述了直接数字频率合成器( D DS) 的原理和特点, 并给出了用 F PG A 实现 DD S 的方法及仿真结果。

立即下载
基于FPGA的可编程数字频率合成器的研究与实现

本文介绍了基于FPGA的可编程数字频率合成器的研究与实现,好资源哦!

立即下载
实现直接数字频率合成器的三种技术方案

实现直接数字频率合成器的三种技术方案````````

立即下载
基于FPGA的直接数字合成器设计

基于FPGA的直接数字合成器的设计,介绍了直接数字合成器(DDS)的基本组成及工作原理, 采用QUAR TUSII软件提供的模块和VHDL语言自 行设计的寄存器, 实现了现场可编程门阵列(FPGA)的相位累加器和波形存储表的设计。

立即下载
AD9851 DDS数字频率合成器

DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器

立即下载
基于FPGA的直接数字频率合成器(DDS)设计

文件中附有任务书,利用Altera公司的FPGA芯片FLEX10K系列器件中的RAM结构完成一个DDS系统的设计,设计完成后可得到频率和初始相位可以任意改变的正弦模拟信号,管脚已经配置好了

立即下载
电子系统课程设计\基于FPGA的直接数字频率合成器设计.doc

本设计是利用EDA技术设计的电路, 该信号发生器输出信号的频率范围为20Hz~20KHz,幅度的峰-峰值为0.3V~5V两路信号之间可实现0°~359°的相位差。侧重叙述了用FPGA来完成直接数字频率合成器(DDS)的设计

立即下载
dds 直接数字合成

频率合成器,直接数字合成器,产生理想的频率、相位正弦信号

立即下载
FPGA应用技术大全

基于FPGA的直接数字频率合成波形发生器 基于FPGA的直流电机速度控制器设计 基于FPGA的自动门控制系统设计 基于FPGA控制实现点阵列显示的设计

立即下载
基于FPGA来完成直接数字频率合成器(DDS)的设计

该信号发生器输出信号的频率范围为20Hz~20KHz,幅度的峰-峰值为0.3V~5V两路信号之间可实现0°~359°的相位差。

立即下载
--> -->
img

spring mvc+mybatis+mysql+maven+bootstrap 整合实现增删查改简单实例.zip

资源所需积分/C币 当前拥有积分 当前拥有C币
5 0 0
点击完成任务获取下载码
输入下载码
为了良好体验,不建议使用迅雷下载
img

基于FPGA的直接数字频率合成器的设计和实现

会员到期时间: 剩余下载个数: 剩余C币: 剩余积分:0
为了良好体验,不建议使用迅雷下载
VIP下载
您今日下载次数已达上限(为了良好下载体验及使用,每位用户24小时之内最多可下载20个资源)

积分不足!

资源所需积分/C币 当前拥有积分
您可以选择
开通VIP
4000万
程序员的必选
600万
绿色安全资源
现在开通
立省522元
或者
购买C币兑换积分 C币抽奖
img

资源所需积分/C币 当前拥有积分 当前拥有C币
5 4 45
为了良好体验,不建议使用迅雷下载
确认下载
img

资源所需积分/C币 当前拥有积分 当前拥有C币
3 0 0
为了良好体验,不建议使用迅雷下载
VIP和C币套餐优惠
img

资源所需积分/C币 当前拥有积分 当前拥有C币
5 4 45
您的积分不足,将扣除 10 C币
为了良好体验,不建议使用迅雷下载
确认下载
下载
您还未下载过该资源
无法举报自己的资源

兑换成功

你当前的下载分为234开始下载资源
你还不是VIP会员
开通VIP会员权限,免积分下载
立即开通

你下载资源过于频繁,请输入验证码

您因违反CSDN下载频道规则而被锁定帐户,如有疑问,请联络:webmaster@csdn.net!

举报

若举报审核通过,可返还被扣除的积分

  • 举报人:
  • 被举报人:
  • *类型:
    • *投诉人姓名:
    • *投诉人联系方式:
    • *版权证明:
  • *详细原因: