+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Legal Partition Candidates ;
+--------------------------------------------------------------------------------------+-------+----------------+--------------+----------------+--------+-----------------+---------------+-----------------+-------+----------------+--------------+------------------+-------------------+
; Hierarchy ; Input ; Constant Input ; Unused Input ; Floating Input ; Output ; Constant Output ; Unused Output ; Floating Output ; Bidir ; Constant Bidir ; Unused Bidir ; Input only Bidir ; Output only Bidir ;
+--------------------------------------------------------------------------------------+-------+----------------+--------------+----------------+--------+-----------------+---------------+-----------------+-------+----------------+--------------+------------------+-------------------+
; u_audio_cache_rx_ctrl|u_async_fifo|dcfifo_component|auto_generated|wrfull_eq_comp ; 20 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_rx_ctrl|u_async_fifo|dcfifo_component|auto_generated|rdempty_eq_comp ; 20 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_rx_ctrl|u_async_fifo|dcfifo_component|auto_generated|ws_dgrp|dffpipe16 ; 12 ; 0 ; 0 ; 0 ; 10 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_rx_ctrl|u_async_fifo|dcfifo_component|auto_generated|ws_dgrp ; 12 ; 0 ; 0 ; 0 ; 10 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_rx_ctrl|u_async_fifo|dcfifo_component|auto_generated|rs_dgwp|dffpipe13 ; 12 ; 0 ; 0 ; 0 ; 10 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_rx_ctrl|u_async_fifo|dcfifo_component|auto_generated|rs_dgwp ; 12 ; 0 ; 0 ; 0 ; 10 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_rx_ctrl|u_async_fifo|dcfifo_component|auto_generated|rs_bwp ; 12 ; 0 ; 0 ; 0 ; 10 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_rx_ctrl|u_async_fifo|dcfifo_component|auto_generated|rs_brp ; 12 ; 0 ; 0 ; 0 ; 10 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_rx_ctrl|u_async_fifo|dcfifo_component|auto_generated|fifo_ram ; 56 ; 0 ; 0 ; 0 ; 32 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_rx_ctrl|u_async_fifo|dcfifo_component|auto_generated|wrptr_g1p ; 3 ; 0 ; 0 ; 0 ; 10 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_rx_ctrl|u_async_fifo|dcfifo_component|auto_generated|rdptr_g1p ; 3 ; 0 ; 0 ; 0 ; 10 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_rx_ctrl|u_async_fifo|dcfifo_component|auto_generated|rs_dgwp_gray2bin ; 10 ; 0 ; 0 ; 0 ; 10 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_rx_ctrl|u_async_fifo|dcfifo_component|auto_generated|rdptr_g_gray2bin ; 10 ; 0 ; 0 ; 0 ; 10 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_rx_ctrl|u_async_fifo|dcfifo_component|auto_generated ; 37 ; 0 ; 0 ; 0 ; 43 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_rx_ctrl|u_async_fifo ; 37 ; 0 ; 0 ; 0 ; 32 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_rx_ctrl ; 38 ; 0 ; 0 ; 0 ; 32 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_udp|u_crc32_d4 ; 8 ; 0 ; 0 ; 0 ; 64 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_udp|u_ip_send ; 87 ; 0 ; 4 ; 0 ; 9 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_udp|u_ip_receive ; 7 ; 0 ; 0 ; 0 ; 50 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_udp ; 57 ; 1 ; 0 ; 1 ; 42 ; 1 ; 1 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_tx_ctrl|u_async_fifo|dcfifo_component|auto_generated|wrfull_eq_comp ; 20 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_tx_ctrl|u_async_fifo|dcfifo_component|auto_generated|rdempty_eq_comp ; 20 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; u_audio_cache_tx_ctrl|u_async_fifo|dcfifo_component|auto_generated|ws_dgrp|dffpipe16 ; 12 ; 0 ; 0 ; 0 ; 10 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0
没有合适的资源?快使用搜索试试~ 我知道了~
温馨提示
基于wm8978芯片的以太网板级音频数据互传DEMO实验Verilog源码quartus18.0工程文件: module wm8978_ctrl( //system clock input clk , // 时钟信号 input rst_n , // 复位信号 //wm8978 interface //audio interface(master mode) input aud_bclk , // WM8978位时钟 input aud_lrc , // 对齐信号 input aud_adcdat , // 音频输入 output aud_dacdat , // 音频输出 //control interface
资源推荐
资源详情
资源评论
收起资源包目录
基于wm8978芯片的以太网板级音频数据互传DEMO实验Verilog源码quartus18.0工程文件.zip (772个子文件)
_info 24KB
_vmake 26B
eth_audio_transmit.vpr.ammdb 6KB
eth_audio_transmit.root_partition.cmp.ammdb 3KB
eth_audio_transmit.autos_3e921.cmp.ammdb 3KB
eth_audio_transmit.autoh_e40e1.cmp.ammdb 628B
eth_audio_transmit.map.ammdb 133B
verilog.asm64 4.95MB
verilog.asm64 1.53MB
verilog.asm64 1.13MB
verilog.asm64 738KB
verilog.asm64 328KB
verilog.asm64 207KB
verilog.asm64 119KB
verilog.asm64 112KB
verilog.asm64 66KB
verilog.asm64 50KB
verilog.asm64 46KB
verilog.asm64 45KB
verilog.asm64 41KB
verilog.asm64 27KB
verilog.asm64 27KB
verilog.asm64 26KB
verilog.asm64 25KB
verilog.asm64 25KB
verilog.asm64 23KB
verilog.asm64 20KB
verilog.asm64 18KB
verilog.asm64 18KB
verilog.asm64 17KB
verilog.asm64 15KB
verilog.asm64 15KB
verilog.asm64 14KB
verilog.asm64 7KB
eth_audio_transmit.v.bak 7KB
udp.v.bak 5KB
audio_cache_tx_ctrl.v.bak 4KB
wm8978_ctrl.v.bak 4KB
audio_cache_rx_ctrl.v.bak 3KB
eth_audio_transmit.map.bpm 11KB
eth_audio_transmit.cmp.bpm 11KB
eth_audio_transmit.cmp.cdb 458KB
eth_audio_transmit.rtlv_sg.cdb 160KB
eth_audio_transmit.map.cdb 136KB
eth_audio_transmit.root_partition.cmp.cdb 102KB
eth_audio_transmit.root_partition.map.cdb 85KB
eth_audio_transmit.autos_3e921.cmp.cdb 65KB
eth_audio_transmit.autos_3e921.map.cdb 46KB
eth_audio_transmit.(26).cnf.cdb 40KB
eth_audio_transmit.(25).cnf.cdb 26KB
eth_audio_transmit.(31).cnf.cdb 25KB
eth_audio_transmit.autoh_e40e1.cmp.cdb 17KB
eth_audio_transmit.(6).cnf.cdb 16KB
eth_audio_transmit.autoh_e40e1.map.cdb 15KB
eth_audio_transmit.(78).cnf.cdb 15KB
eth_audio_transmit.rtlv_sg_swap.cdb 12KB
eth_audio_transmit.(40).cnf.cdb 12KB
eth_audio_transmit.(29).cnf.cdb 9KB
eth_audio_transmit.(35).cnf.cdb 8KB
eth_audio_transmit.(13).cnf.cdb 7KB
eth_audio_transmit.(8).cnf.cdb 7KB
eth_audio_transmit.(27).cnf.cdb 6KB
eth_audio_transmit.(7).cnf.cdb 6KB
eth_audio_transmit.root_partition.map.reg_db.cdb 6KB
eth_audio_transmit.(30).cnf.cdb 5KB
eth_audio_transmit.(49).cnf.cdb 5KB
eth_audio_transmit.(80).cnf.cdb 5KB
eth_audio_transmit.(0).cnf.cdb 5KB
eth_audio_transmit.(74).cnf.cdb 5KB
eth_audio_transmit.(36).cnf.cdb 5KB
eth_audio_transmit.(55).cnf.cdb 4KB
eth_audio_transmit.(44).cnf.cdb 4KB
eth_audio_transmit.(24).cnf.cdb 4KB
eth_audio_transmit.(56).cnf.cdb 4KB
eth_audio_transmit.(63).cnf.cdb 4KB
eth_audio_transmit.(64).cnf.cdb 4KB
eth_audio_transmit.(32).cnf.cdb 4KB
eth_audio_transmit.(9).cnf.cdb 4KB
eth_audio_transmit.(69).cnf.cdb 4KB
eth_audio_transmit.(54).cnf.cdb 4KB
eth_audio_transmit.(58).cnf.cdb 4KB
eth_audio_transmit.(51).cnf.cdb 3KB
eth_audio_transmit.(16).cnf.cdb 3KB
eth_audio_transmit.(77).cnf.cdb 3KB
eth_audio_transmit.(15).cnf.cdb 3KB
eth_audio_transmit.(43).cnf.cdb 3KB
eth_audio_transmit.(65).cnf.cdb 3KB
eth_audio_transmit.(17).cnf.cdb 3KB
eth_audio_transmit.(10).cnf.cdb 3KB
eth_audio_transmit.(34).cnf.cdb 3KB
eth_audio_transmit.(67).cnf.cdb 3KB
eth_audio_transmit.(79).cnf.cdb 3KB
eth_audio_transmit.root_partition.map.hbdb.cdb 3KB
eth_audio_transmit.(66).cnf.cdb 3KB
eth_audio_transmit.(4).cnf.cdb 3KB
eth_audio_transmit.(41).cnf.cdb 3KB
eth_audio_transmit.(28).cnf.cdb 3KB
eth_audio_transmit.map_bb.cdb 2KB
eth_audio_transmit.(39).cnf.cdb 2KB
eth_audio_transmit.(46).cnf.cdb 2KB
共 772 条
- 1
- 2
- 3
- 4
- 5
- 6
- 8
资源评论
- ysh12345678gok2023-06-22这个资源值得下载,资源内容详细全面,与描述一致,受益匪浅。
SKCQTGZX
- 粉丝: 85
- 资源: 5820
下载权益
C知道特权
VIP文章
课程特权
开通VIP
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
最新资源
- apk.tw_LineLite_v8a_v.2.17.1_sign.apk
- Elasticsearch实战:构建高效搜索系统的秘诀.zip
- HTML+CSS+JS网页设计:从入门到精通.zip
- 数据库课程设计:从理论到实践的全面指南.zip
- Python闭包:深入理解与应用场景解析.zip
- Win64OpenSSL-3-3-0.exe
- 课高分程设计-基于C++实现的民航飞行与地图简易管理系统-南京航空航天大学
- 航天器遥测数据故障检测系统python源码+文档说明+数据库(课程设计)
- 北京航空航天大学操作系统课设+ppt+实验报告
- 基于Vue+Echarts实现风力发电机中传感器的数据展示监控可视化系统+源代码+文档说明(高分课程设计)
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功