UTMI +低引脚接口(ULPI)规范V1.1(中文版).pdf
UTMI +低引脚接口(ULPI)规范V1.1(中文版); 本人通过机翻后逐页校正,重新排版,添加目录。 该中文版翻译完成度较高。 英文原版地址:https://download.csdn.net/download/yalsim/12736019
UTMI +低引脚接口(ULPI)规范V1.1(中文版); 本人通过机翻后逐页校正,重新排版,添加目录。 该中文版翻译完成度较高。 英文原版地址:https://download.csdn.net/download/yalsim/12736019
UTMI+ Low Pin Interface (ULPI) 规范的修订版1.1,英文版。 中文版地址:https://download.csdn.net/download/yalsim/12736242
该文档为USB3300详细使用数据手册的中文翻译WORD版,共54页。 英文文档链接:https://download.csdn.net/download/yalsim/12532782 USB3300是工业温度高速USB物理层收发器(PHY)。USB3300使用低引脚数接口(ULPI)连接到符合ULPI的链路层。ULPI接口使用带内信令和链路与PHY之间状态字节传输的方法,将UTMI +接口从54引脚减少到12引脚。 该PHY从一开始就使用ULPI接口进行设计。此设计不使用UTMI到ULPI的包装器,它提供了无缝的ULPI到Link接口。结果是PHY具有低延迟的发送和接收时间。
该文档为USB3300详细使用数据手册的中文翻译版,共54页。 英文文档链接:https://download.csdn.net/download/yalsim/12532782 USB3300是工业温度高速USB物理层收发器(PHY)。USB3300使用低引脚数接口(ULPI)连接到符合ULPI的链路层。ULPI接口使用带内信令和链路与PHY之间状态字节传输的方法,将UTMI +接口从54引脚减少到12引脚。 该PHY从一开始就使用ULPI接口进行设计。此设计不使用UTMI到ULPI的包装器,它提供了无缝的ULPI到Link接口。结果是PHY具有低延迟的发送和接收时间。Microchip的低延迟高速和全速接收器提供了通过简单的包装器重用现有UTMI链接的选项,以将UTMI转换为ULPI。 ULPI接口允许USB3300 PHY用作设备,HOST或ON-The-GO(OTG)设备。使用USB3300 PHY作为设备的设计可以在以后增加HOST和OTG功能,而无需额外的引脚。
一个用VERILOG代码实现USB2.0高速全速IP核的使用说明。原文为英文文档usb_doc.pdf,对该文档进行了中文翻译。 IP下载地址:https://download.csdn.net/download/yalsim/12707024
该内核提供功能(外围设备)接口。它可以用于通过USB将几乎所有外围设备连接到计算机。该内核完全符合USB2.0规范,并可以USB全速和高速速率(12和480 Mb / s)运行。 本规范假定内核最有可能在高速环境中使用,并且包括对特殊高速扩展的引用。但是,仅在全速模式下运行时,将不会使用其中的一些高速扩展,而内核仅会适当地充当全速功能。
处理器型号:STM32F407ZG 开发工具:Keil V5.14 功能:通过USB的HS接口--外接PHY实现ARM与PC的通信,工程中ARM设置为设备,USB自发自收并通过串口打印收到的数据。
STMicroelectronics Virtual COM Port driver --ST最新1.5.0版本的虚拟串口驱动。 支持W10 32位。
STMicroelectronics Virtual COM Port driver --ST的虚拟串口驱动。 支持W10 64位。
一个简单的verilog版本的I2C接口。 input clk; input rst; inout sda; input scl; output [7:0] myReg0; output [7:0] myReg1; output [7:0] myReg2; output [7:0] myReg3; input [7:0] myReg4; input [7:0] myReg5; input [7:0] myReg6; input [7:0] myReg7;