第十章.设计练习进阶
设计练习进阶
前言:
在前面九章学习的基础上, 通过本章十个阶段的练习,一定能逐步掌握 Verilog HDL 设计的
要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后
仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简
单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数
字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法
现象和掌握高级的 Verilog HDL 系统任务,以及与 C 语言模块接口的方法(即 PLI),这些已
超出的本书的范围。有兴趣的同学可以阅读 Verilog 语法参考资料和有关文献,自己学习,
我们将在下一本书中介绍 Verilog 较高级的用法。
练习一.简单的组合逻辑设计
目的: 掌握基本组合逻辑电路的实现方法。
这是一个可综合的数据比较器,很容易看出它的功能是比较数据 a 与数据 b,如果两个
数据相同,则给出结果 1,否则给出结果 0。在 Verilog HDL 中,描述组合逻辑时常使用 assign
结构。注意 equal=(a==b)?1:0,这是一种在组合逻辑实现分支判断时常使用的格式。
模块源代码:
//--------------- compare.v -----------------
module compare(equal,a,b);
input a,b;
output equal;
assign equal=(a==b)?1:0; //a 等于 b 时,equal 输出为 1;a 不等于 b 时,
//equal 输出为 0。
endmodule
测试模块用于检测模块设计得正确与否,它给出模块的输入信号,观察模块的内部信号
和输出信号,如果发现结果与预期的有所偏差,则要对设计模块进行修改。
测试模块源代码:
`timescale 1ns/1ns //定义时间单位。
`include "./compare.v" //包含模块文件。
在有的仿真调试环境中并不需要此语句。
//
而需要从调试环境的菜单中键入有关模块文件的路径和名称
module comparetest;
reg a,b;
wire equal;
initial //initial 常用于仿真时信号的给出。
266