没有合适的资源?快使用搜索试试~
我知道了~
文库首页
课程资源
嵌入式
FPGA高精度动态数据延时
FPGA高精度动态数据延时
数据延时
需积分: 24
39 下载量
163 浏览量
2014-02-14
10:09:11
上传
评论
3
收藏
329KB
PDF
举报
温馨提示
立即下载
很好用的方法,FPGA动态数据控制。xilinx的FPGA。
资源推荐
资源评论
FPGA 延时函数
浏览:18
FPGA 延时函数模块,方便封装位模块,输入输出引脚,直接用于其他需呀延时的用途。
FPGA延迟单元
浏览:48
5星 · 资源好评率100%
用使用Distribute RAM实现.节省资源,位宽和延迟周期可通过参数设置。
FPGA实现信号延时的方法
浏览:5
4星 · 用户满意度95%
FPGA实现信号延时的方法,这样能帮助FPGA设计工程师更好的设计FPGA
皮秒级分辨率FPGA的TDC技术研究
浏览:147
皮秒级分辨率FPGA的TDC技术研究,该文来自知网,感觉讲的很好,所以放上来
基于CPLD和DS1020的多道数字延迟脉冲发生器
浏览:24
讨论了一种可用于飞行时间质谱仪(TOF)的小型多通道时序系统,研制一种新型高精度的可编程数字延迟/脉冲发生器。采用单片机(MCU)作为微控制器,通过可编程逻辑器件(CPLD)和可编程数字延迟线(DS1020)产生所需脉冲,介绍了高速数字系统中的定时误差问题。该装置可同时输出7路脉冲,延迟分辨率最低可达0.15 ns,脉冲宽度分辨率为10 ns,可以采用外同步触发方式完成多台设备级联控制。
超声相控阵高精度延时设计的FPGA实现.pdf
浏览:148
5星 · 资源好评率100%
超声相控阵高精度延时设计的FPGA实现.pdf
宽带信号分数延时滤波器的FPGA设计与测试
浏览:155
相比模拟延迟线,在数字域上实现延时补偿具有成本低、精度高、实现简单、稳定性好等众多优点。而基于 Farrow 结构的分数延时滤波器结构简单、延时变化灵活快捷,且易于构建宽带信号的分数延时滤波器。在FPGA 系统中...
FPGA内全数字延时锁相环的设计
浏览:4
积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用 性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex.E系列FPGA为研究基础,对全数字延时锁相 环(DLL)电路...
FPGA内全数字延时锁相环的设计.pdf
浏览:96
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片.现在,FPGA已广泛地应用于通信,消费...虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,
基于Carry4的高精度TDC设计的MATLAB测试分析代码
浏览:123
5星 · 资源好评率100%
利用Carry4进行高精度TDC设计,其MATLAB测试分析代码
基于FPGA高精度频率测量仪的设计 (2010年)
浏览:161
阐述了等精度测量法的基本原理,并对原有方法进行了改进;给出了具体的FPGA设计方案,对主要模块用VHDL语言进行了编程,并用MAX+plusⅡ软件进行了仿真;...该系统利用FPGA器件门延时小、电路稳定的特性,使测频精度大大提高。
论文研究-基于FPGA和AD95901的可编程宽频带延时器设计 .pdf
浏览:77
基于FPGA和AD95901的可编程宽频带延时器设计,谢永军,左尧,本文介绍了一种基于FPGA和AD9501延时芯片的可编程宽频带精密延时器的软硬件设计,本系统具有延时范围大(1ns~1ms),延时精度高的特点�
EDA/PLD中的基于FPGA的160路数据采集系统设计应用
浏览:28
1 引言 随着科学技术和国民经济的发展,电能需求量日益增加,对电能质量的要求也越来越高。这对电能质量的监测提出了挑战。电能质量的监测往往需要多通道...现场可编程门阵列(FPGA)以其时钟频率高,内部延时小,速
数据转换/信号处理中的基于FPGA的多路光栅信号采集方案
浏览:104
摘要:FPGA在信号采集中时钟频率高,内部延时小,控制逻辑由硬件完成,同时可以集成外围控制、译码和接口电路,具有速度快、组织灵活等优势。在需要测量较大面积的动态变化面形并采集大量光栅尺信号时,可以使用FPGA...
基于FPGA的160路数据采集系统设计应用
浏览:17
1 引言 随着科学技术和国民经济的发展,电能需求量日益增加,对电能质量的要求也越来越高。这对电能质量的监测提出了挑战。电能质量的监测往往需要多通道...现场可编程门阵列(FPGA)以其时钟频率高,内部延时小,速
FPGA全同步频率计
浏览:117
基于FPGA和外围延时设计的全同步频率计精度高,速度快
基于FPGA的相控阵延迟聚焦算法的实现
浏览:188
5星 · 资源好评率100%
FPGA内部集成的增强型锁相环可以实现多相位时钟信号,利用这些多相位的时钟信号,我们可以将延迟量的精度提高。本设计是基于FPGA平台,巧妙地借助FPGA内部集成的增强型锁相环,实现延迟细分算法的硬件电路。并且在...
激光测高仪中基于现场可编程门阵列的高精度飞行时间测量
浏览:127
设计了在激光测高系统中基于单芯片现场可编程门阵列(FPGA)的高精度时间间隔测量模块。该模块采用高频计数器实现粗时间测量,差分延时线内插技术完成细时间测量,时间分辨率为300 ps。该芯片同时还集成了时序切割电路、...
量化延时法进行精密时间间隔测量
浏览:49
使用量化延时法进行精密时间间隔测量,文档中图解了量化延时法原理及高精度时间间隔测量仪实现。
多通道可延时同步脉冲产生系统研究
浏览:87
多通道可延时同步脉冲产生系统针对这一问题, 通过对时序逻辑的精确分析以及合理采用FPGA技术, 不仅提供产生10路延时电触发信号,而且还能同时产生10路延时光触发信号;在外部10 MHz晶振下,延时范围达到0.1 μs~6...
如何使用FPGA实现脉冲信号载波频率同步环
浏览:131
为实现高精度鉴频,通常要使用高阶数窄带滤波器来提高待测信号的信噪比,其延时较大,不适用于信号持续时间较短的脉冲信号。应用有效的正弦波频率估计算法,可以在保证鉴频精度的前提下,降低对滤波器带宽的要求,...
基于FPGA的电子秒表设计.doc
浏览:17
5星 · 资源好评率100%
电子秒表在生活中也可广泛应用于对运动物体的速度、加速度的测量实验,还可用来 验证牛顿第二定律、机械能守恒等物理实验,同时也适用于对时间测量精度要求较高的场 合.测定短时间间隔的仪表。有机械秒表和电子秒表两...
MIC23356中文数据手册.pdf
浏览:79
• 整个线路/负载/温度范围内的输出电压精度为±1.5% • 安全启动进入预偏置输出 • 关断状态下电源电流的典型值为1.5 µA • 低压差(100%占空比)工作 • I2C速度最高3.4 MHz • 闩锁热关断保护 • 闩锁限流保护 ...
MIC23656中文数据手册.pdf
浏览:169
• 整个线路/负载/温度范围内的输出电压精度为±1.5% • 安全启动进入预偏置输出 • 关断状态下电源电流的典型值为1.5 µA • 低压差(100%占空比)工作 • I2C速度最高3.4 MHz • 闩锁热关断保护 • 闩锁限流保护 ...
verilog-format的配置文件
浏览:128
5星 · 资源好评率100%
verilog-format的配置文件
完整版 ISO 26262 最新版(2018)1-12部分.rar
浏览:116
5星 · 资源好评率100%
亲测好用,挺不错的资源,大家快来下载吧!挺有用的!需要的话可以来下载哦!ISO 26262 第二版,2018版(1-12部分),最新版本,英文版本
中航光电_连接器手册(全).pdf
浏览:98
5星 · 资源好评率100%
中航光电高速/差分/背板连接器,pcb接插件,工业用的接插件,差分信号的接插件,功率电源的接插件,质量可靠种类繁多价格吓死人,研究所基本都用这家。
STM32通过298N控制电机.zip
浏览:56
3星 · 编辑精心推荐
STM32通过298N控制电机.zip
评论
收藏
内容反馈
立即下载
资源评论
资源反馈
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~
联系上传者
评论
三水11
粉丝: 0
资源:
3
私信
上传资源 快速赚钱
我的内容管理
展开
我的资源
快来上传第一个资源
我的收益
登录查看自己的收益
我的积分
登录查看自己的积分
我的C币
登录后查看C币余额
我的收藏
我的下载
下载帮助
前往需求广场,查看用户热搜
最新资源
unity10000个常用汉字
使用C#调用python操作
IMG20240425002617.jpg
IMG_2775.MOV.mov
00023(1).MTS
OSPF11111111
第三组 《打造家乡“金名片”》.pdf
Python实现kmp算法.zip
kmp算法测试.zip
kmp算法0.0.zip
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功