没有合适的资源?快使用搜索试试~
我知道了~
文库首页
课程资源
专业指导
三输入与非门 VHDL语言实现
三输入与非门 VHDL语言实现
4星
· 超过85%的资源
需积分: 32
77 下载量
176 浏览量
2011-01-15
16:09:30
上传
评论
6
收藏
199B
VHD
举报
温馨提示
立即下载
三输入与非门 VHDL语言实现,可供初学者参考之用。
资源推荐
资源评论
VHDL.rar.zip_vhdl_vhdl三输入与门_三输入与非门_逻辑门
浏览:190
5星 · 资源好评率100%
用硬件描述语言的方法设计一个三输入与门电路,要求: 1、根据三输入与门的逻辑表达式,在构造体中直接使用并行赋值语句实现,并进行仿真,再下载到试验箱上验证; 2、根据三输入与门的真值表,在构造体中使用进程语句实现,并进行仿真,再下载到试验箱上验证;
vhdl.zip_与门_或非门 VHDL
浏览:167
5星 · 资源好评率100%
由两个与门和一个或非门构成的电路,其中A、B、C、D是输入,F是输出。
可编程硬件描述语言VHDL Quartus三输入与门源代码.pdf
浏览:49
可编程硬件描述语言VHDL Quartus三输入与门源代码.pdf
eda实验 三输入与门
浏览:21
5星 · 资源好评率100%
一:实验目的 了解数字系统设计实验的过程。 了解实验环境。 初步掌握Quartus II 7.2 工具软件的使用方法。 理解三输入与门工作原理。 二:实验内容: 三输入与门实验。 三:实验线路图:三输入与门输一接500Hz方波,输二接1Hz方波,输三接开关。输出接一发光二极管和一扬声器。 四:实验步骤: 五:实
三人表决器VHDL程序
浏览:185
使用VHDL编写的一个三人表决器,比较详细,敬请使用
数字电路实验课的实验报告
浏览:94
一、实验目的 1、掌握TTL集成与非门的逻辑功能。 2、掌握TTL器件的使用规则。 3、熟悉数字电路实验装置的结构,基本功能和使用方法。 二、实验原理 本实验采用四输入双与非门74LS20和二输入四与非门74LS00,四输入双与非门是在一块集成块内含有两个互相独立的与非门,每个与非门有四个输入端。其逻辑框图、符号及引脚排列如图2-1(a)、(b)、(c)所示。 与非门的逻辑功能是:当输入端中有一个
三输入与门实验报告
浏览:38
5星 · 资源好评率100%
实验一 三输入与门实验 一:实验目的 了解数字系统设计实验的过程。 了解实验环境。 初步掌握Quartus II 7.2 工具软件的使用方法。 理解三输入与门工作原理。 二:实验内容: 三输入与门实验。 三:实验线路图:三输入与门输一接500Hz方波,输二接1Hz方波,输三接开关。输出接一发光二极管和一扬声器。 四:实验步骤: 1.启动软件 2.建
74LS系列功能74系列芯片简介
浏览:26
4星 · 用户满意度95%
所有74系列全都有。 一句话方便。 74系列芯片简介1——功能与描述1 74系列芯片简介 7400、74H00、74L00、74LS00、74S00、74HC00、74C00、74F00、74ALS00四2输入与非门 Y=\AB。 7401、74LS01、74HC01、74ALS01四2输入与非门(OC) Y=\AB。 7402、74L02、74LS02、74S02、74HC02、74C02
Verilog HDL的多输入门
浏览:109
内置的多输入门如下:and nand nor or xor xnor 这些逻辑门只有单个输出,1个或多个输入。多输入门实例语句的语法如下:multiple_input_gate_type[instance_name] (OutputA, Input1, Input2, . . .,InputN);第一个端口是输出,其它端口是输入。 下面是几个具体实例。and A1(Out1, In1, In2
74HC4075三输入或门芯片.pdf
浏览:75
74HC4075三输入或门芯片
VHDL语言实现3-8译码器
浏览:110
5星 · 资源好评率100%
用VHDL语言实现3-8译码器,在不同情况下进行不同译码
用VHDL语言实现的ALU
浏览:102
5星 · 资源好评率100%
这个ALU用了三种描述方法来进行描述,分别为行为描述,数据流描述,结构描述,同时这个ALU实现的功能就是74181的功能
用VHDL语言实现的uart通信协议
浏览:82
5星 · 资源好评率100%
这是一个用VHDL语言写的UART的程序,已经在FPGA板子验证通过。实现了uart通信。
非常简单CPU的VHDL语言实现
浏览:191
4星 · 用户满意度95%
基于QUARTUS的非常简单CPU。运用有限状态机实现,包括两个模块,一部分是状态机模块,另一部分是显示模块。
VHDL语言计数器实现
浏览:91
已验证的,很好用,具体通过状态机实现技术功能,目前是模 4 的计数器
VHDL.rar_A87P_LOL_vhdl与非门_三输入与门Vhdl_与非门
浏览:78
利用VHDL描述的3输入的与非门电路示例
如何用4个两输入与非门实现异或门
浏览:7
5星 · 资源好评率100%
Y=AB^+A^B=((AB^)^(A^B)^)^=(((AB)^A)^((AB)^B)^)
半加器基于VHDL语言
浏览:120
半加器基于VHDL语言 半加器基于VHDL语言
cmos八输入与非门
浏览:37
cmos八输入与非门课程设计,通过对8输入与非门的性能优化掌握大扇入组合逻辑电路的设计优化方法
两输入三输出和三输入两输出Proteus仿真
浏览:172
两输入三输出和三输入两输出Proteus仿真
CMOS与非或非门版图设计
浏览:94
4星 · 用户满意度95%
CMOS与非或非门版图设计 1、 进一步掌握s-edit编辑环境,设计与非/或非门的原理图 2、 进一步掌握t-sipice和w-edit仿真环境,完成与非/或非门的仿真
verilog 写的单个与门以及testbench
浏览:117
verilog 写的单个与门以及testbench
CD4070 与非门
浏览:172
cd4070 CD4070 与非门说明书文件 pdf
74LS02-四2输入或非门
浏览:169
02为四组2输入端或非门(正逻辑),共有54/7402、54/74S02、54/74LS02三种线路结构型式
(Multisim数电仿真)与非门逻辑功能测试及组成其它门电路
浏览:49
(Multisim数电仿真)与非门逻辑功能测试及组成其它门电路
数字钟 的VHDL语言实现
浏览:37
5星 · 资源好评率100%
用VHDL语言编写数字钟的程序,实现数字钟的几个功能,如计时、校时、闹钟和整点报时
VHDL语言实现的计数器
浏览:57
5星 · 资源好评率100%
是vhdl语言,在fpga开发板上实现十进制技术(7段数码管显示),包括复位,清零,计数使能
用VHDL语言实现十字交通灯
浏览:64
设计一个十字路口的交通灯控制系统,用实验平台上的LED发光二极管显示车辆通过的方向(东西和南北各一组),用数码管显示该方向的剩余时间。要求:工作顺序为东西方向红灯亮45秒,前40秒南北方向绿灯亮,后5秒黄灯亮。然后南北方向红灯亮45秒,前40秒东西方向绿灯亮,后5秒黄灯亮。依次重复。有紧急事件时允许将某方向一直开绿灯或者开红灯,另外允许特定情况两方向均为红灯,车辆禁行,比如十字路口恶性交通事故时,
VHDL语言实现电子秒表
浏览:123
5星 · 资源好评率100%
EDA课程设计实验
FPGA时钟 VHDL语言实现
浏览:138
FPGA时钟 VHDL语言实现,使用 quartus 9.1 完成,该软件打开可直接上板测试。
评论
收藏
内容反馈
立即下载
资源评论
资源反馈
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~
联系上传者
评论
Githunter
2012-10-06
怎么这么简单
jasonqweasd
2013-07-05
很不错的东西,对我很有帮助
HJX135335
2013-10-07
很不错的东西,对我很有帮助
dfshshw
2014-01-13
好简单的说。。。
scyuu
粉丝: 0
资源:
3
私信
上传资源 快速赚钱
我的内容管理
展开
我的资源
快来上传第一个资源
我的收益
登录查看自己的收益
我的积分
登录查看自己的积分
我的C币
登录后查看C币余额
我的收藏
我的下载
下载帮助
前往需求广场,查看用户热搜
最新资源
简单的hive demo 后续会加入新内容.zip
STM32零基础入门(三)USART 串口
Matlab 切比雪夫低通滤波器设计代码
threejs大一大二笔记
数据可视化-上海各地区风速热力图
密码学实验报告2.docx
ESRI ArcGIS Desktop 10.8.2图文安装教程
远程后台.py
2023-04-06-项目笔记 - 第一百零八阶段 - 4.4.2.106全局变量的作用域-106 -2024.04.19
CODESYS-2.3.9.61 WAGO-SW0759-0333-V20200326-Codesys-S-2020
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功