介绍了在磁悬浮的主轴控制器中实现双CPU 之间数据通信的双口RAM 设计。采用复杂可编程逻辑 器件(CPLD) , 用基于原理图和VHDL 语言两者相结合的方法实现了多字节双口RAM 的设计, 并在设计过 程中采用数字逻辑方法解决了 2 个CPU 对双口RAM 同时进行写操作时产生冲突的问题, 在磁悬浮主轴控 制器中获得了成功应用。 关键词: 复杂可编程逻辑器件;VHDL ; 数字信号处理器; 双口RAM
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~